上一页 1 ··· 4 5 6 7 8 9 10 11 下一页

2011年8月8日

[转帖]Avalon-MM 阿窝龙妹妹应用笔记

摘要: 来源:http://www.cnblogs.com/crazybingo/archive/2011/02/26/1966048.htmlhttp://www.61eda.com/Services/peixun/Modelsim/201103/2546.htmlhttp://www.cnblogs.com/yuphone/archive/2010/03/25/1694547.htmlhttp://www.cnblogs.com/lunix/archive/2009/03/23/altera-vga-IP-niosII.htmlhttp://blog.sina.com.cn/s/blog_6adc 阅读全文

posted @ 2011-08-08 19:35 zlh840 阅读(259) 评论(0) 推荐(0) 编辑

2011年8月4日

[转帖]verilog中reg和wire类型的区别和用法

摘要: 来源:http://apps.hi.baidu.com/share/detail/22828402 http://hi.baidu.com/fany0902/blog/item/42eb5cf4e867d2cd7831aa6c.html reg相当于存储单元,wire相当于物理连线Verilog 中变量的物理数据分为线型和寄存器型。这两种类型的变量在定义时要设置位宽,缺省为1位。变量的每一位可以是0,1,X,Z。其中x代表一个未被预置初始状态的变量或者是由于由两个或多个驱动装置试图将之设定为不同的值而引起的冲突型线型变量。z代表高阻状态或浮空量。线型数据包括wire,wand,wor等几种类型 阅读全文

posted @ 2011-08-04 16:33 zlh840 阅读(1349) 评论(0) 推荐(1) 编辑

2011年7月20日

[笔记]网络协议及端口介绍

摘要: 来源:http://wenku.baidu.com/view/0c436a1a6bd97f192279e949.htmlIP地址由网络号与主机号两部分组成,分为5类:A,B,C,D,E,其中基本IP地址有A,B,C,广播地址为D,E为科研所用。常由IP地址和子网掩码可以得到网络号和主机号。先判断IP地址所属哪类网,再根据子网掩码判断每个子网的大小,从而可以判断两个IP地址是否属于同一个网络。如:IP地址:192.9.200.13,子网掩码:255.255.255.0则网络号为192.9.200.0,主机号为13网络地址分别是:增量为256-192=641、192.9.200.02、192.9. 阅读全文

posted @ 2011-07-20 22:26 zlh840 阅读(505) 评论(0) 推荐(0) 编辑

2011年7月18日

[转帖]第5节 Verilog的运算符

摘要: 来源:http://www.eefocus.com/html/08-01/31942s.shtml第5节 Verilog 运算符Verilog 运算符Verilog自动截断或扩展赋值语句中右边的值以适应左边变量的长度。 当一个负数赋值给无符号变量如reg时,Verilog自动完成二进制补码计算。算术操作符 + 加 - 减 * 乘 / 除 % 取模 • 将负数赋值给reg或其它无符 号变量时,补码。 • 如果操作数的某一位是x或z,则结果为x • 在整数除法中,余数舍弃 • 模运算中使用第一个操作数的符号 位操作符 ~ not & and | or ^ xor ~ ^ xno... 阅读全文

posted @ 2011-07-18 09:35 zlh840 阅读(1825) 评论(0) 推荐(0) 编辑

2011年7月15日

[笔记]AES的注意事项

摘要: 我相信:任何想法与想象力都是可被实现,唯一的限制,就是你的想象力。即任何问题都有相应的解决方案,唯一的限制,就是你的思想,但思想可以通过知识来充实,最终解决问题!在研究AES的三种模式时,遇到了个问题,卡了很久,直到现在突然来灵感了,终于解决了。问题:在数据单元的设计这个模块中,数据输入接口完成初始密钥以及数据分组的输入和实现串并转换。数据的输入是采用32位的数据线以4字节为单位进行的,需要经过4/6/8个时钟周期输入16/24/32个字节初始密钥。我一开始就只设置了一个256位的密钥输出,因此能想到的就是当模式为128位时,就截取最高位的128位密钥输出;当模式为192位时,就截取最高位的1 阅读全文

posted @ 2011-07-15 10:16 zlh840 阅读(262) 评论(0) 推荐(0) 编辑

2011年7月14日

[笔记]由网络计算子网掩码,各自网络地址和有效主机IP范围

摘要: 首先查看本机的IP地址,可以进开始菜单的运行,然后输入cmd,然后在输入ipconfig,如下所示:IP地址,标识你电脑的身份!子网掩码,可以标识子网划分的情况,所属子网默认网关,数据包默认选择的出口!一般是你的路由器地址!DNS服务器,把网站的域名转换成计算机能看懂的IP地址!1、关系 IP地址要和(默认网关)路由器在同一个网段子网掩码一般默认,因为你自己上网,不是一个公司什么的,不存在划分子网!如果你使用路由器,你进入路由器看下DNS是多少,填写在你的电脑上,IP设置和它同一个网段的就可以,默认网关就填你的路由器地址!2、注释 对无子网的IP地址,可写成主机号为0的掩码。如IP地址210. 阅读全文

posted @ 2011-07-14 17:14 zlh840 阅读(3251) 评论(0) 推荐(0) 编辑

[转载]计算机网络

摘要: 来源:http://wenku.baidu.com/view/c5192928bd64783e09122bb9.html计算机网络1.网络结构在OSI参考模型中,物理层的作用是透明的传输比特流。对等实体在一次交互作用中传送的信息单位称为协议数据单元,它包括控制信息和用户数据两部分。上下层实体之间的接口称为服务访问点(SAP),网络层的服务访问点也称为网络地址,通常分为网络号和主机号。OSI参考模型分为:物理层、数据链路层,网络层,传输层,会话层,表示层,应用层。物理层涉及到在信道上传输的原始比特流。数据链路层的主要任务是加强物理层传输原始比特流的功能,使之对应的网络层显现为一条无错线路。发送包 阅读全文

posted @ 2011-07-14 16:04 zlh840 阅读(661) 评论(0) 推荐(0) 编辑

[笔记]Verilog/VHDL分频器的实现

摘要: 一、VHDL分频器 VHDL分频器的详细介绍请参考《VHDL分频器的实现.pdf》。 这个文档介绍的分频器包括偶数分频、非 50%占空比和 50%占空比的奇数分频、半整数(N+0.5)分频、小数分频、分数分频以及积分分频。所有实现均可通过 Synplify Pro 或 FPGA 生产厂商的综合器进行综合,形成可使用的电路,并在ModelSim上进行验证。二、Verilog分频器 详细请参考张亚峰的博客园:verilog版本分频器的实现http://www.cnblogs.com/yuphone/archive/2010/12/26/1917395.html 在看张亚峰的博客时,感觉他的... 阅读全文

posted @ 2011-07-14 14:54 zlh840 阅读(2056) 评论(0) 推荐(0) 编辑

2011年7月13日

[笔记]debussy与modelsim联仿注意事项

摘要: 来源:http://bbs.eetop.cn/thread-39016-1-1.htmlmodelsim:将HEX文件直接读入RAM/ROMverilog只支持readmemh,在设计mcu时,如果要调试程序,需要先转换格式,很麻烦这个程序可以将编译后HEX格式的文件直接读入ROM中,省去转换环节。... 阅读全文

posted @ 2011-07-13 22:42 zlh840 阅读(1244) 评论(0) 推荐(0) 编辑

2011年7月12日

[转载][文档]. 艾米电子 - 参数与常量,Verilog

摘要: 来源:张亚峰的博客园 http://www.cnblogs.com/yuphone/archive/2010/12/18/1909772.html内容1 常量HDL代码经常在表达式和数组的边界使用常量。这些值在模块内是固定的,不可修改。一个很好的设计惯例是用符号常量取代这些hard literal,这样做可使代码清晰,便于后续维持及修改。在Verilog中,可以使用localparam(本地参数)来声明常量。比方说,我们可以声明一个数据总线的位宽及数据范围为:view sourceprint?1localparam DATA_WIDYH = 8, 2DATA_RANGE = 2**DATA_W 阅读全文

posted @ 2011-07-12 10:27 zlh840 阅读(314) 评论(0) 推荐(0) 编辑

上一页 1 ··· 4 5 6 7 8 9 10 11 下一页

导航