Verilog有符号数、无符号数之间的赋值与运算

赋值

高位宽向低位宽赋值,直接截取低位进行赋值,不存在高位补全的问题。

低位宽向高位宽赋值,存在高位补全问题,规则如下:

  1. 有符号数向无符号数赋值:高位扩充有符号数的符号位;
  2. 有符号数向有符号数赋值:高位扩充有符号数的符号位;
  3. 无符号数向无符号数赋值:高位扩充0;
  4. 无符号数向有符号数赋值:高位扩充0;

运算

只有两个操作数都是有符号数时,才会把两个操作数都看作有符号数计算,否则只要有一个数是无符号数都会按照无符号数进行计算。

赋值时按照上述赋值规则进行赋值。

posted @   不好说话甄  阅读(378)  评论(0编辑  收藏  举报
相关博文:
阅读排行:
· 分享一个免费、快速、无限量使用的满血 DeepSeek R1 模型,支持深度思考和联网搜索!
· 使用C#创建一个MCP客户端
· ollama系列1:轻松3步本地部署deepseek,普通电脑可用
· 基于 Docker 搭建 FRP 内网穿透开源项目(很简单哒)
· 按钮权限的设计及实现
点击右上角即可分享
微信分享提示