2010年8月25日

静态时序分析在高速FPGA设计中的应用

摘要: 摘要:介绍了采用STA (静态时序分析)对FPGA (现场可编程门阵列)设计进行时序验证的基本原理,并介绍了几种与STA相关联的时序约束。针对时序不满足的情况,提出了几种常用的促进时序收敛的方法。结合设计实例,阐明了STA在高速、大规模FPGA开发中的应用。实践表明,随着数字设计复杂度的增加,在后端的时序验证环节,与传统的动态门级时序仿真相比,采用STA方法的优势在于可以全面、高效地完成验证任务。... 阅读全文

posted @ 2010-08-25 11:08 Homography Matrix 阅读(1421) 评论(0) 推荐(1) 编辑

约束、时序分析的概念[zz]

摘要: 很多人询问关于约束、时序分析的问题,比如:如何设置setup,hold时间?如何使用全局时钟和第二全局时钟(长线资源)?如何进行分组约束?如何约束某部分组合逻辑?如何通过约束保证异步时钟域之间的数据交换可靠?如何使用I/O逻辑单元内部的寄存器资源?如何进行物理区域约束,完成物理综合和物理实现?为了解决大家的疑难,我们将逐一讨论这些问题。(注:以下主要设计时序约束) A 时序约束的概念和基本策略 时... 阅读全文

posted @ 2010-08-25 11:05 Homography Matrix 阅读(920) 评论(0) 推荐(1) 编辑

导航