摘要: 转自:http://www.laogu.com/wz_1484.htm阻抗匹配是指信号源或者传输线跟负载之间的一种合适的搭配方式。阻抗匹配分为低频和高频两种情况讨论。我们先从直流电压源驱动一个负载入手。由于实际的电压源,总是有内阻的(请参看输出阻抗一问),我们可以把一个实际电压源,等效成一个理想的电压源跟一个电阻r串联的模型。假设负载电阻为R,电源电动势为U,内阻为r,那么我们可以计算出流过电阻R的电流为:I=U/(R+r),可以看出,负载电阻R越小,则输出电流越大。负载R上的电压为:Uo=IR=U*[1+(r/R)],可以看出,负载电阻R越大,则输出电压Uo越高。再来计算一下电阻R消耗的功率 阅读全文
posted @ 2010-12-21 15:41 _安德鲁 阅读(995) 评论(0) 推荐(2) 编辑
摘要: 最近在群里又受教育了,很开心。多谢awey和缥缈九哥指教。下面几个是FPGA开发板使用的晶振。加滤波,是为了防止振荡器干扰电源。电源稳定,振荡器的频率较高,用一个104电容去耦就够了,如图2所示。图3使用的π型滤波器,由一个电感器两个电容器构成,它的输入端和输出端都呈低阻抗性,因为元件比L或C型多,故抑制性能要好的多。图1 Cyclone III Start Kit 时钟电路图2 DE1 时钟电路图3 艾米电子EP2C8 FPGA开发板 时钟电路再看下面的有源晶振的输出端,串电阻。芯片的输入端有输入电容,走线也有分布电容,没这个电阻,振荡器输出的上下沿有冲击电流,产生辐射。特别是阻抗不匹配时, 阅读全文
posted @ 2010-12-21 15:09 _安德鲁 阅读(5246) 评论(1) 推荐(3) 编辑