摘要: 基于Spartan-6, Virtex-5/Virtex-6/Virtex-7/7 Series FPGA PCI Express Block Endpoint模块设计PCI Express Endpoint Master DMA. a、参考xilinx官方提供的xapp1052的设计 该设计有两个 阅读全文
posted @ 2017-07-01 14:11 云风轻 阅读(12240) 评论(0) 推荐(0) 编辑
摘要: 实现背景:FPGA器件型号为xilinx 7系列,与FPGA进行图像传输的器件为海思3559A器件; 传输格式:MIPI LVDS RAW10格式 实现方式:FPGA主要调用selectio IP核进行LVDS实现,传输速率选择DDR格式,难点主要在于把图像数据RGB格式或是YUV格式数据转换为RA 阅读全文
posted @ 2021-08-05 16:52 云风轻 阅读(1738) 评论(0) 推荐(1) 编辑
摘要: MIPI CSI2-TX用途: 跟海思的3559A芯片进行图像数据传输; MIPI CSI2-TX接口特性: xilinx 7系列芯片最大支持1.25Gbps; 最大支持lanes数量为4; 支持的图像格式有YUV422, RAW, RGB; MIPI CSI2-TX实现: 通过调用xilinx自带 阅读全文
posted @ 2019-10-16 15:34 云风轻 阅读(5701) 评论(1) 推荐(1) 编辑
摘要: SDI采集和显示,基于xilinx 7系列器件进行实现,注意事项有如下几点; 1,如果多路SDI共用一个GTP Quad,或是SDI和PCIE在一个GTP Quad,时钟资源应该进行共享,既GTP common资源需要共用,应该一个Quad只有一个common资源,不共用会编译出错的。 2,SDI显 阅读全文
posted @ 2019-05-23 16:53 云风轻 阅读(3402) 评论(3) 推荐(1) 编辑
摘要: 基于7系列、virtex6等xilinx器件的MIG ip核设计DDR3/4读写控制器,以及基于arria 10器件的DDR4读写控制;DDR3/4的设计,设计的关键点是提高DDR3/4的访问效率,目前设计的性能可以达到DDR3/4理论带宽的80%左右;另一个设计关键点是可移植性高,以及用户接口简单 阅读全文
posted @ 2019-05-23 14:33 云风轻 阅读(4492) 评论(0) 推荐(1) 编辑