2011年8月4日

测相位差(草稿)

摘要: 设计要求:输入频率范围100HZ-100KHZ,相差0-90度。参数设计:采用50MHz晶振的FPGA实验板搭建。分两档测量,150MHZ档位测试4KHZ-100KHz频率之间信号;3MHZ档位测试100HZ-4KHZ之间信号。计数器采用16位。思路一:构造两个计数器,一个测信号周期,另一个测相差周期。一、输入10KHz正弦波,经过RC移相网络后有大约36度相移。需要用FPGA测相差。代码如下View Code 1 module Test_pha 2 ( 3 input clk, 4 input rst_n, 5 6 input start, 7 input IN1, 8 input IN2, 阅读全文

posted @ 2011-08-04 16:54 万好好 阅读(642) 评论(0) 推荐(0) 编辑

导航