2时序逻辑电路--寄存器
2.2.1寄存器
寄存器是D触发器集合,不过其有位宽,将前述D触发器语句改为 input D;outpu Q;改为input [7:0]D;outpu[7:0] Q;即构成一个8b的异步复位寄存器。
2.2.2寄存器文件
将寄存器以数组整合起来,并加上输入地址,输出地址,即构成可临时快速数据存储的寄存器文件。
示例代码
View Code
1 module reg_file
2 #(
3 parameter B=8,
4 parameter W=2
5 )
6 (
7 input clk,
8 input wr_en,
9 input [W-1:0] w_addr,
10 input [W-1:0] r_addr,
11 input [B-1:0] w_data,
12 output [B-1:0] r_data
13 );
14
15 reg [B-1:0] array_reg[2**W-1:0];
16
17 always @ (posedge clk)
18 if(wr_en) array_reg[w_addr]<=w_data;
19
20 assign r_data=array_reg[r_addr];
21
22 endmodule
代码中直接利用FPGA中寄存器构成寄存器文件。其中reg [B-1:0] array_reg[2**w-1:0];表示reg[B-1:0]类型的寄存器组,个数为2**W个=4。
RTL级视图
FPGA EP2C8Q中每个LE含有一个异步复位、同步使能的D触发器,4个LUT。如果用寄存器存储数据将消耗很多LE,建议用
器件内嵌的RAM。
/***万好好-科研论文培训,微信号:wanhaohao258。如转载本博客内容请注明,如果存在知识产权问题请主动联系。***/