2019年7月25日

【实战经验】--Xilinx--IPcore--MCB(DDR3)运用

摘要: 1.背景与介绍 1)在导师安排的新的任务中,用到了一块2G大小的DDR3(MT41K128M16JT-107)。本打算像之前用SDRAM一样自己写初始化,读写模块,但是师兄跟我说可以用Xilinx自带的MCB来进行控制,会方便很多,于是自己在网上找了一些资料,摸索了一番,然后在实际运用后,写下了这篇 阅读全文

posted @ 2019-07-25 21:11 要努力做超人 阅读(1756) 评论(0) 推荐(0) 编辑

【实战经验】--Xilinx--IPcore--PLL生成

摘要: 用途: PLL用于产生自己想要的时钟,可以倍频有可以分频,通常倍频。 生成: 1.打开ISE—— Project —— New source,选择IP(CORE Generator & Architecture Wizard),再命名你要产生的IP核,点击Next 2.选择FPGA —— Featu 阅读全文

posted @ 2019-07-25 20:05 要努力做超人 阅读(2141) 评论(0) 推荐(0) 编辑

【实战经验】--Xilinx--Chipscope使用

摘要: 1)在工程右键点击New Source 新建Chioscope,在File name 填写名称; 2)新建完成后,工程里会出现你建立的chipscope文件(如下图chip_ddr3.cdc)双击打开; 3)这里直接点击NEXT; 4)添加触发端口数量(Number of Input Trigger 阅读全文

posted @ 2019-07-25 17:54 要努力做超人 阅读(1728) 评论(0) 推荐(0) 编辑

导航