1 2 3 4 5 ··· 12 下一页
摘要: 一般软件不是正常关闭闪退时再打开才会出现这个提示,找到PCB文件夹,下面有个LCK的文档,删除即可 阅读全文
posted @ 2024-08-09 16:20 花小宝宝 阅读(42) 评论(0) 推荐(0) 编辑
摘要: 打开电脑任务管理器,确认下是不是没有内存,如果是内存没问题就重启下电脑 阅读全文
posted @ 2024-08-09 15:54 花小宝宝 阅读(10) 评论(0) 推荐(0) 编辑
摘要: 框选要创建模块的元器件,鼠标右键点击下面红色框里的选项 我们把它运用到其它相同的模块里去 阅读全文
posted @ 2024-02-28 17:27 花小宝宝 阅读(269) 评论(0) 推荐(0) 编辑
摘要: 第一步 第二步,鼠标放在GROUPS的器件出右键,点击下图红色框里的选项即可打散模块 阅读全文
posted @ 2024-02-28 16:41 花小宝宝 阅读(146) 评论(0) 推荐(0) 编辑
摘要: Allegro中如何更新PCB封装,在我们导入原理图网表,PCB的封装是必不可少的,有些封装导进PCB里发现有问题,那要怎么更新呢,下面看下具体的操作步骤吧: 第二步:Update Modules and Symbols对话框详解 更新封装的3D模型(Update STEP mapping data 阅读全文
posted @ 2023-11-10 14:00 花小宝宝 阅读(2457) 评论(0) 推荐(0) 编辑
摘要: (1)QUESTION(ORCAP-1589): Net has two or more aliases - possible short?原因:器件默认管脚命名(NET名称)与所连接网络的NET名称不一致导致的措施:可忽略。或关闭Tools->Design Rules Check->Physica 阅读全文
posted @ 2023-11-08 14:22 花小宝宝 阅读(1138) 评论(0) 推荐(0) 编辑
摘要: ERROR(ORCAP-36041): Duplicate Pin Name "VDD" found on Package 解决的方法如下:第一步,找到报错的元器件,然后选中,单击右键,选择“Edit Part”,进行元器件封装属性的编辑 这里还还要改一个值,即使name的名字,我们需要把这些标的一 阅读全文
posted @ 2023-11-07 11:01 花小宝宝 阅读(464) 评论(0) 推荐(0) 编辑
摘要: 下面做个检查说明 check single node nets——检查单节点网络; check unconnected bus net——检查未连接的总线网络; check no driving source and Pin type connect——检查驱动接收等Pin Type的特性,这些在高 阅读全文
posted @ 2023-11-06 15:51 花小宝宝 阅读(377) 评论(0) 推荐(0) 编辑
摘要: 阅读全文
posted @ 2023-10-30 15:52 花小宝宝 阅读(36) 评论(0) 推荐(0) 编辑
摘要: SO、SOP、SOIC、MSOP、TSSOP、TSOP、VSSOP、SSOP、SOJ封装详解 1. 简要信息如下: 2. SOP和SOIC的规格多是类似的,现在大多数厂商基本都采用的是SOIC的描述: SOIC8有窄体150mil的(外形封装宽度,不含管脚,下同), 管脚间距是1.27mm,如下: 阅读全文
posted @ 2023-10-27 14:33 花小宝宝 阅读(111) 评论(0) 推荐(0) 编辑
1 2 3 4 5 ··· 12 下一页