摘要: RS485 串口 测试 硬件上2路串口,其中UART 1对应PS STD IN/OUT,UART 0对应RS485; 图 ‑1 RS485电路,自动转换输入、输出方向 可参考 https://blog.csdn.net/qq_39400113/article/details/122387133 图 阅读全文
posted @ 2023-08-03 18:03 Hello-FPGA 阅读(445) 评论(0) 推荐(0) 编辑
摘要: 目录 Hello-FPGA CoaXPress 2.0 Host FPGA IP Core Linux Demo 4 1 说明 4 2 设备连接 7 3 VIVADO FPGA工程 7 4 调试说明 10 图 1‑1 资料目录 4 图 1‑2 VIVADO工程目录结构 5 图 1‑3 SDK工程目录 阅读全文
posted @ 2023-07-31 12:59 Hello-FPGA 阅读(463) 评论(0) 推荐(0) 编辑
摘要: 最近频繁遇到SDK报错,说是不支持hw_server旧版本,此时打开vivado识别的时候也是一样报错,可能原因是我电脑安装了多个版本的VIVADO导致的,那么怎么解决呢? 打开任务管理器,kill hw_server即可。 ![](https://img2023.cnblogs.com/blog/ 阅读全文
posted @ 2023-07-24 15:59 Hello-FPGA 阅读(905) 评论(0) 推荐(0) 编辑
摘要: 背景需求 ZYNQ 7000系统在出场时需要将固件从eMMC启动,原因有2: FLASH存储空间小; SD卡容易脱落,不适合产品存放系统文件; 需要注意,ZYNQ7000 系列不支持eMMC作为BOOT 启动盘。那么我们需要用QSPI FLASH + eMMC的方式启动系统,QSPI FLASH存放 阅读全文
posted @ 2023-07-10 16:36 Hello-FPGA 阅读(2425) 评论(0) 推荐(0) 编辑
摘要: 目录 Hello-FPGA CoaXPress 2.0 Host FPGA IP Core Demo 4 1 说明 4 2 设备连接 5 3 VIVADO FPGA工程 6 4 SDK工程 9 图 1‑1 VIVADO工程目录结构 4 图 1‑2 SDK工程目录结构 4 图 2‑1 ZCU102结构 阅读全文
posted @ 2023-07-07 16:50 Hello-FPGA 阅读(1049) 评论(9) 推荐(1) 编辑
摘要: ## 背景 我有一个vs2015 的gtest 工程,编译完成后,需要gtest adapter帮我把测试列表显示出来,但是通过vs自带的工具或者网页下载安装遇到2个问题: 1、下载速度超级慢,慢到我能到火星再回来; 2、网页下载安装后,打开vs显示没有安装,依然不可用。https://market 阅读全文
posted @ 2023-06-28 11:01 Hello-FPGA 阅读(93) 评论(0) 推荐(0) 编辑
摘要: 背景 下图是ZYNQ的启动过程 上电复位等完成后,先执行BootRom,然后再根据MIO设定的启动方式选择对应从哪里启动,无论从哪里启动,都需要一个BOOT.BIN文件,对于裸机程序来说: BOOT.BIN应对包含如下信息: 1、FSBL 代码,后缀elf; 2、用户程序,后缀elf; 3、用户PL 阅读全文
posted @ 2023-06-14 11:34 Hello-FPGA 阅读(2004) 评论(0) 推荐(0) 编辑
摘要: ## 什么 是CDn? card detect, active low,用于指示当前SD卡是否插入,主机通过检测CD脚的状态来识别当前SD卡的状态。 CD可以连接到MIO或者EMIO的任意空闲管脚,通常可以连接到MIO 10 ## CD 管脚在ZYNQ的启动中起到什么作用? 根据Xilinx的说法, 阅读全文
posted @ 2023-06-14 07:46 Hello-FPGA 阅读(558) 评论(0) 推荐(0) 编辑
摘要: ## 背景 调试ZYNQ 裸机code, 调用 printf()后在UART端口无法看到打印信息输出,查看原理图后发现,板子用的UART 1作为默认串口调试接口,UART 0分配给了RS485使用,因此需要修改默认的STD 接口到UART 0,那么如何修改呢? ## 修改默认STD的UART 接口 阅读全文
posted @ 2023-06-13 17:19 Hello-FPGA 阅读(402) 评论(0) 推荐(0) 编辑
摘要: ## 什么是downlink数据 downlink指的是相机传输到host采集卡的高速链路,其中包含了如下类型的数据: 1、Stream Data 2、Trigger Ack, Trigger; 3、Ack (reply data); 4、Event, Heartbeat ![](https://i 阅读全文
posted @ 2023-06-12 23:02 Hello-FPGA 阅读(691) 评论(0) 推荐(1) 编辑