上一页 1 ··· 5 6 7 8 9
摘要: Verilog语法基础讲解之参数化设计 在Verilog语法中,可以实现参数化设计。所谓参数化设计,就是在一个功能模块中,对于一个常量,其值在不同的应用场合需要设置为不同的置,则将此值在设计时使用parameter 关键字声明,那么在上层模块例化使用该功能模块时,可以根据具体需求重新配置该常量的值, 阅读全文
posted @ 2015-12-01 17:27 小梅哥 阅读(7900) 评论(0) 推荐(1) 编辑
摘要: Verilog HDL基础语法讲解之模块代码基本结构 本章主要讲解Verilog基础语法的内容,文章以一个最简单的例子"二选一多路器"来引入一个最简单的Verilog设计文件的基本结构。 以下为本章中例子中的代码: 01 /* 02 * file neme : mux2.v 03 * author 阅读全文
posted @ 2015-07-02 22:03 小梅哥 阅读(2945) 评论(0) 推荐(1) 编辑
摘要: NIOS II CPU复位异常的原因及解决方案 近期在用nios ii做项目时,发现一个奇怪的现象,在NIOS II EDS软件中编写好的代码,烧写到芯片中,第一次能够正常运行,但是当我按下板卡上的复位键之后,系统却卡死了,再也运行不起来,除非重新下载程序。经过分析系统可知,系统的硬件设计和Qsys 阅读全文
posted @ 2015-05-26 17:59 小梅哥 阅读(2162) 评论(0) 推荐(0) 编辑
摘要: 关于Quartus II 13.0对应开发NIOS II软件程序时报错Symbol 'NULL' could not be resolved问题的解决方法 近期在评估使用NIOS II处理器进行项目的开发,我使用的软件是Quartus II 13.0的版本,一路下来,在Qsys系统中搭建NIOS I 阅读全文
posted @ 2015-05-21 15:23 小梅哥 阅读(4109) 评论(0) 推荐(0) 编辑
摘要: ALTFP_CONVERT IP使用与仿真 近期项目要使用到整型数据转浮点型数据,将16位的整数转换为单精度浮点数(32bit)。本打算自己写逻辑实现的,不过考虑到本身项目时间紧,能力也有限,就没有贸然行事。再说了,Quartus II软件中也给我们免费提供了专用的浮点转换IP。因此就直接使用该IP 阅读全文
posted @ 2015-05-15 16:55 小梅哥 阅读(2224) 评论(1) 推荐(0) 编辑
摘要: 喜大普奔,公司要评估用SOC做产品,我就自然而然的被安排了学习和评估的工作,于是,每天的工作就是开始研究soc了。其实,只要能静下心来学习,一切都还是能够弄出来的。 以前像个无头苍蝇一样到处乱撞,搞了两三个月没把fpga和arm给联通起来,尽然只是因为教程用的Quartus II13.1软件和我自己 阅读全文
posted @ 2015-05-05 12:45 小梅哥 阅读(6877) 评论(0) 推荐(2) 编辑
摘要: 大概有一年没做NIOS II的开发了,回想上一次做NIOS II还是去年做毕业设计的时候。那时候做的是基于SOPC的频率特性测试仪,我大约花了2个月的时间,从无到有的学习了NIOS II开发。学习过NIOS II的都知道,如果没有人带着学,那么最开始的那一段时间一定是最痛苦的,因为几乎每走一步,总会 阅读全文
posted @ 2015-04-28 15:58 小梅哥 阅读(826) 评论(0) 推荐(1) 编辑
摘要: DE1-SOC开发板上搭建NIOS II处理器运行UCOS II 今天在DE1-SOC的开发板上搭建NIOS II软核运行了UCOS II,整个开发过程比较繁琐,稍微有一步做的不对,就会导致整个过程失败。因此特地记录下来,以防日后忘记。 第一步:建立Quartus II工程 建立Quartus II 阅读全文
posted @ 2015-04-23 09:26 小梅哥 阅读(1726) 评论(0) 推荐(0) 编辑
上一页 1 ··· 5 6 7 8 9