上一页 1 ··· 4 5 6 7 8 9 下一页
摘要: 芯航线——普利斯顿队长精心奉献 实验目的:了解FPGA的IP核相关知识并以计数器IP核为例学会基本IP使用的流程 实验平台:无 实验原理: IP核(Intellectual Property core),也被称为知识产权核,其分为软核、硬核和固核。软核通常是与工艺无关、具有寄存器传输级硬件描述语言描 阅读全文
posted @ 2016-05-17 11:46 小梅哥 阅读(2350) 评论(0) 推荐(0) 编辑
摘要: 芯航线——普利斯队长精心奉献 实验目的:以计数器为例学会简单的时序逻辑电路设计 实验平台:芯航线FPGA核心板 实验原理: 时序逻辑电路是指电路任何时刻的稳态输出不仅取决于当前的输入,还与前一时刻输入形成的状态有关。这跟组合逻辑电路相反,组合逻辑的输出只会跟目前的输入成一种函数关系。换句话说,时序逻 阅读全文
posted @ 2016-05-17 11:44 小梅哥 阅读(2051) 评论(0) 推荐(0) 编辑
摘要: 芯航线——普利斯队长精心奉献 课程目标: 1. 再次熟悉Quartus II工程的建立以及完整的FPGA开发流程 2. 以译码器为例学会简单组合逻辑电路设计 实验平台:无 实验原理: 组合逻辑,其任一时刻的稳态输出,仅仅与该时刻的输入变量的取值有关,而与该时刻以前的输入变量取值无关。这种电路跟时序逻 阅读全文
posted @ 2016-05-17 11:40 小梅哥 阅读(1467) 评论(1) 推荐(1) 编辑
摘要: 芯航线——普利斯队长精心奉献 课程目标: 1.了解并学会FPGA开发设计的整体流程 2.设计一个二选一选择器并进行功能仿真、时序仿真以及板级验证 实验平台:芯航线FPGA开发板、杜邦线 实验内容: 良好的文件夹设置以及工程管理是一个好的FPGA设计的基础,在学习之初就建立俩良好的习惯,会少走一些弯路 阅读全文
posted @ 2016-05-17 11:35 小梅哥 阅读(2620) 评论(1) 推荐(1) 编辑
摘要: 芯航线FPGA学习套件之4*4矩阵键盘模块测试手册 本手册以简明扼要的方式介绍芯航线FPGA学习套件提供的矩阵键盘模块的测试方法: 连接开发板,如下所示: 2、将矩阵键盘模块与开发板按如下图所示连接: 具体连接线序,可参看下图: 打开测试工程NEW_Key_Board,如下图所示: 烧写NEW_Ke 阅读全文
posted @ 2016-04-15 09:16 小梅哥 阅读(1800) 评论(0) 推荐(0) 编辑
摘要: 芯航线FPGA学习套件之多通道串行ADDA模块测试手册 本手册以简明扼要的方式介绍芯航线FPGA学习套件提供的ADDA模块的测试方法: 连接开发板,如下所示: 2、将ADDA V1.1模块与开发板按如下图所示连接: 打开测试工程DA_AD_v1.1,如下图所示: 烧写DA_AD.sof文件到开发板中 阅读全文
posted @ 2016-04-15 09:15 小梅哥 阅读(1605) 评论(0) 推荐(0) 编辑
摘要: 将Altera FPGA的sof文件和NIOS II的elf固件合并为一个jic文件以使用Quartus Programmer烧写 我们在学习和调试NIOS II工程的时候,一般都是先使用Quartus II软件中提供的Quartus Programmer来烧写FPGA配置文件(SOF),然后NIO 阅读全文
posted @ 2016-04-08 08:58 小梅哥 阅读(9411) 评论(1) 推荐(1) 编辑
摘要: 基于线性序列机的TLC5620型DAC驱动设计 目录 TLC5620型DAC芯片概述: 2 TLC5620型DAC芯片引脚说明: 2 TLC5620型DAC芯片详细介绍: 3 TLC 5620型DAC接口时序: 4 TLC5620串行数字接口的关键时序参数: 5 芯航线ADDA模块TLC5620电路 阅读全文
posted @ 2016-04-07 10:09 小梅哥 阅读(3506) 评论(2) 推荐(0) 编辑
摘要: 给NIOS II CPU增加看门狗定时器并使用 配置看门狗定时器: 设置计时溢出时间为1秒 计数器位宽为32位 勾选No Start/Stop control bits 勾选Fixed period 不勾选Readable snapshot 勾选System reset on timeout.(Wa 阅读全文
posted @ 2016-04-07 09:15 小梅哥 阅读(1462) 评论(0) 推荐(0) 编辑
摘要: 给NIOS II CPU添加一颗澎湃的心——系统时钟的使用 本实验介绍如何在Qsys中添加一个定时器作为NIOS II的心跳定时器,并在NIOS II中软件编程使用该定时器。 将上一个实验watchdog工程复制、粘贴并重命名为08_sysclk_timer。在Quartus II中打开该工程,然后 阅读全文
posted @ 2016-04-07 09:12 小梅哥 阅读(3325) 评论(0) 推荐(0) 编辑
上一页 1 ··· 4 5 6 7 8 9 下一页