摘要: 1.新建一个工程,创建一个原理图文件,并在其中进行原理图电路绘制,本例以一个2输入与门为例,如下图所示: 绘制好电路图后,保存绘制好的电路至新建的工程,如下图所示: 因为原理图文件ModelSim等第三方仿真器并不识别,所以需要将其输出为Veilog或者VHDL文件,操作如下: 点击当前选项后弹出如 阅读全文
posted @ 2018-05-10 20:48 魏老师说IC 阅读(3020) 评论(0) 推荐(0) 编辑
摘要: 1.新建一个项目过程参考" Quartus II 创建工程流程",在该流程第5步时,选在EDA Tool的窗口时,选择第三方的EDA工具以及设计使用的设计语言,如下图所示: 设置完成后,按照之前流程直到项目创建成功. 2.创建成功后,对设计进行编译,确认设计编译正确,即可进入下一环节设置测试平台.编 阅读全文
posted @ 2018-05-10 20:42 魏老师说IC 阅读(5853) 评论(0) 推荐(0) 编辑
摘要: 1.新建一个波形文件 2.右键点击Name下空白框,在弹出的菜单中选择"Inert->Insert Node or Bus..." 如果已经知道端口名称和端口类型,直接在弹出的对话框中键入Name后,相应的信息会自动识别到对话框中,如下: 如果不确定端口名或存在多个输入,点击“Node Finder 阅读全文
posted @ 2018-05-10 20:31 魏老师说IC 阅读(45129) 评论(0) 推荐(1) 编辑
摘要: 1.新建一个项目,点击"File->New..."弹出如下对话框: 2.建立原理图设计平台: 3.在原理图绘制区双击鼠标左键,即可弹出元件符号窗口,如下图所示: 4.添加元件,在红色框部分输入要查找的元件名,如果库中存在对应元件,则对应元件符号会显示在对话框右侧的绘制区,单击"OK"即可完成对应元件 阅读全文
posted @ 2018-05-10 20:21 魏老师说IC 阅读(3984) 评论(0) 推荐(0) 编辑
摘要: 1.完成FPGA工程创建(参见"Quartus II 创建新工程"),设置空闲引脚状态,如果不设置,那么闲置的引脚状态不能确定,如下图所示: 2.将空闲的引脚设为输入,且状态为高阻态,如下图所示: 3.引脚设置,首先点击编译按钮,为后续软件识别管脚方向做准备,如下图所示: 再次点击下图按钮即可进入到 阅读全文
posted @ 2018-05-10 20:15 魏老师说IC 阅读(2603) 评论(0) 推荐(0) 编辑