Vivado报错:[DRC REQP-1712] Input clock driver: Unsupported PLLE2_ADV connectivity.

一、报错内容

[DRC REQP-1712] Input clock driver: Unsupported PLLE2_ADV connectivity. 
The signal clk_50m_gen/inst/clk_in on the clk_50m_gen/inst/plle2_adv_inst/CLKIN1 
pin of clk_50m_gen/inst/plle2_adv_inst with 
COMPENSATION mode ZHOLD must be driven by a clock capable IO.

二、报错原因

IBUFGDS clk_inst (
        .O(clk),
        .I(clk_p),
        .IB(clk_n)
    );

	pll clk_50m_gen
    (

        .clk_50m(clk_50m),     
        .clk_50m_180deg(clk_50m_180deg),     

        .reset(1'b0), 
        .locked(locked),      
    
        .clk_in(clk)
    );    

PLL IP核设置出现问题。因为从上面的代码里可以看到我的PLL的输入信号clk是来自IBUFGDS的输出信号clk,而不是来自普通的单端时钟信号。虽然我的IBUFGDS已经把差分时钟变成了单端时钟,但是它仍然不是普通的单端时钟信号,这点记住就行,因此我们需要修改PLLclk_in1source参数。

三、解决办法

PLLclk_in1source参数修改为Global buffer即可!!!原因就是上面所说的,clk_in1端口的信号不是来自一般的单端时钟信号,也不是直接来自差分时钟信号,而是来自IBUFGDS
在这里插入图片描述

posted @ 2021-04-20 16:04  耐心的小黑  阅读(352)  评论(0编辑  收藏  举报