2017.0630.《计算机组成原理》-半导体存储芯片
半导体存储芯片的译码驱动方式
1
1.上图中,左侧是地址译码器,对于地址译码器自己的理解不够深入。很多知识都是串联起来的,之前数字电路中讲解过译码器的,这里谈论的地址译码器就是译码器的一种。
通过A0到A3,利用二进制来对所有的存储器单元进行编码,这样就是内存单元地址进行了分配。读写控制电路中的D0到D7是对存储单元中容量进行了限定,比如这里是8条线,
那么存储单元中就是八位二进制,其实就是存储单元中的存储元件。
何为译码,将地址线传输来的二进制数据转换成对应的存储器单元编号,这样再辅以控制信号,就可以对寻到的地址进行驱动。
这里地址译码器,输入是四根线,输出是十六根线。给定一个输入,在右侧的输出线中只有一个是有效地。
2.线选法译码驱动半导体存储器芯片的结构和原理讲述完之后 ,现在讨论一下它的弊端。优缺点其实是结合在一起的,2-4译码器就是这种地址译码器的最简结构。两条输入线,对应四条输出线,每一条输出线控制着一个存储器单元,这样看结构非常清晰简单。但是如果内存的容量提高,比如1M的存储单元,1M=220,需要1M的输出线来对内存的存储器单元地址进行分配,这样就需要20根输入线。输入线的数目还好说,输出线实在太多1M, 而且主存的集成度并不高。
3.线选法和重合法其实也反应了存储器单元的排列方式,线选法表明存储单元都是成线性分布,而重合法代表着存储单元呈二位矩阵排布。
4.重合法以为是只有只有存储器单元被打开了,实际上选中的那一行地址,和那一列地址都被打开了,但是只有一个交叉的存储器单元的数据被输出或输入了。
5.重合法相较于线选法而言,相同的情况下,需要的线数更低了。
6.这里说的基本电路,就是指存储一位二进制信息的存储元件。
7.围绕着基本单元电路的行选择信号控制线,和列选择信号控制线应该来说都是公用的。同一行,同一列的基本单元电路在信号选择电路的控制下同时被打开。
8.行选择信号控制线包含在基本单元电路中,列选择控制信号则不在,而且,我觉着列选择控制信号线中的两个MOS管在同一列中,有且只有两个,但是基本单元电路中行选择控制电路里的两个MOS管,在每一个基本单元控制电路里都存在。