上一页 1 ··· 31 32 33 34 35 36 37 38 39 ··· 41 下一页
摘要: https://mp.weixin.qq.com/s/Y97bIro7UlPPFCoPlzgmOQ 半加器电路是指对两个输入相加,输出一个结果位和,没有进位输入的电路。 是实现两个一位二进制数的加法运算电路。 逻辑图 ​​ 真值表 ​​ 参考链接 https://github.com/wjcdx/j 阅读全文
posted @ 2018-09-19 12:32 wjcdx 阅读(728) 评论(0) 推荐(0) 编辑
摘要: 这几天看了下SystemC,发现与jchdl相似的地方,或者jchdl与之相似的地方。 但总体而言: 1. jchdl的模型更简单,更清晰; 2. jchdl还有一些建模需要的工具需要补充,比如: inout port, RTL需要增加logic以支持四值逻辑,再者jchdl要考虑如何实现sal或者 阅读全文
posted @ 2018-09-18 15:06 wjcdx 阅读(197) 评论(0) 推荐(0) 编辑
摘要: https://mp.weixin.qq.com/s/_9UsgUQv-MfLe8nS938cfQ Verilog中的数据类型(Data Type)是分散的,缺少一个复合数据类型:把多个wire, reg组合到一起成为一个新的类型。 如C语言里面的结构体(struct),SystemVerilog已 阅读全文
posted @ 2018-09-18 14:39 wjcdx 阅读(1499) 评论(0) 推荐(0) 编辑
摘要: https://mp.weixin.qq.com/s/yP9xKeg0iHJChuMPzxdJtA https://github.com/wjcdx/jchdl/blob/master/src/org/jchdl/model/gsl/operator/conditional/Mux.java ​​ 阅读全文
posted @ 2018-09-16 18:41 wjcdx 阅读(429) 评论(0) 推荐(0) 编辑
摘要: https://mp.weixin.qq.com/s/ANlBqbDxiqV5BH9TtIxNjg 一. 非阻塞赋值(Non-blocking Assignment)是个伪需求 二. Delay只有两种实现方式? 1. 利用器件(线、们)的物理特性,进行延时;2. 定时延时:使用高频clk和计数寄存 阅读全文
posted @ 2018-09-15 09:50 wjcdx 阅读(609) 评论(0) 推荐(0) 编辑
摘要: https://mp.weixin.qq.com/s/mH84421WDGRb7cuU5FEFIQ Verilog的赋值很是复杂,包括: 1. Continuous assignment; 2. Procedural assignment: a. Blocking Assignment; b. No 阅读全文
posted @ 2018-09-15 09:32 wjcdx 阅读(1289) 评论(0) 推荐(0) 编辑
摘要: https://mp.weixin.qq.com/s/2_0yQYdHlSQzPw7vX7NuHA ​​ 因为建模方式的不同,RTL值的传播不同于GSL值的传播。 jchdl GSL模型的信息较多,知道Port的upstream Port和downstream Ports,也就是知道值的变化从哪里传 阅读全文
posted @ 2018-09-11 11:26 wjcdx 阅读(197) 评论(0) 推荐(0) 编辑
摘要: https://mp.weixin.qq.com/s/Sr4ffU4TPPoUJpdInwWd6w ​​ jchdl Module类在概念上对应Verilog的module,作为所有用户自定义模块的父类。 所有用户创建的节点,必须继承Module类。Module为用户创建模块提供了很多支持方法,但把 阅读全文
posted @ 2018-09-11 11:25 wjcdx 阅读(258) 评论(0) 推荐(0) 编辑
摘要: https://mp.weixin.qq.com/s/pR6b6i98P9dRU8bhZkKaww 观察Verilog代码可以发现,对逻辑的描述中都是assign和always代码块。这正对应了硬件电路中的一个个并行电路模块。 参考Verilog,jchdl支持Assign和Always两种bloc 阅读全文
posted @ 2018-09-11 11:24 wjcdx 阅读(246) 评论(0) 推荐(0) 编辑
摘要: https://mp.weixin.qq.com/s/P9uoJwIYdM-mbiR9WCtJCg hardware modeling基于事件驱动模型,RTL中定义了多种事件。 jchdl 参考了Verilog中的事件类型。 ​​ 一. PosEdgeEvent 上升沿事件。对应Verilog中的p 阅读全文
posted @ 2018-09-11 11:23 wjcdx 阅读(148) 评论(0) 推荐(0) 编辑
上一页 1 ··· 31 32 33 34 35 36 37 38 39 ··· 41 下一页