上一页 1 ··· 6 7 8 9 10 11 12 13 14 ··· 17 下一页
2017年10月27日
摘要: http://p.primeton.com/articles/53ccec89e1382367e2000011 总结: 1.修改之前先Synchronize Workspace,查看修改信息,减少后续的冲突出现 2.新增文件先 add to index. 之后commit,最后push 3.解决冲突 阅读全文
posted @ 2017-10-27 17:03 改变一下 阅读(88) 评论(0) 推荐(0) 编辑
摘要: 参考链接:http://blog.csdn.net/liqi_q/article/details/53032027 阅读全文
posted @ 2017-10-27 14:31 改变一下 阅读(474) 评论(0) 推荐(0) 编辑
摘要: http://blog.csdn.net/u011116672/article/details/52517247 阅读全文
posted @ 2017-10-27 11:26 改变一下 阅读(89) 评论(0) 推荐(0) 编辑
2017年10月26日
摘要: 根据逻辑功能的不同特点: 1.组合逻辑电路即组合电路 2.时序逻辑电路即时序电路 组合逻辑电路:电路任意时刻的输出信号,仅取决于该时刻的输入信号,与输入信号作用前电路状态无关。组合逻辑电路不包含有存储单元 组合逻辑电路分析方法:已知逻辑电路——写出逻辑表达式——适当的化简与变换——列出真值表或功能表 阅读全文
posted @ 2017-10-26 21:02 改变一下 阅读(394) 评论(0) 推荐(0) 编辑
摘要: http://blog.csdn.net/my_name_nb/article/details/54881776 http://blog.csdn.net/v123411739/article/details/71437307?locationNum=12&fps=1 其中有些还不熟悉的有: str 阅读全文
posted @ 2017-10-26 16:24 改变一下 阅读(84) 评论(0) 推荐(0) 编辑
2017年10月25日
摘要: CMOS集成门电路:mos管构成的集成门电路 CMOS:互补对称金属氧化物半导体器件 CMOS反相器电路是由N沟道MOSFET和P沟道MOSFET互补而成;特点静态功耗近视为0,电源电压可在很宽的范围内选取。输入端噪声容限很大 CMOS的静态输入特性:没有负载特性(TTL有负载特性) CMOS的特殊 阅读全文
posted @ 2017-10-25 20:54 改变一下 阅读(471) 评论(0) 推荐(0) 编辑
摘要: 集电极开路(OC)门:主要作用实现线与功能;用做驱动器;实现电平转换 三态输出(TS)门:应用于计算机总线结构,通过分时控制三态门始轮端使得cpu与不同的外设通信;应用于双向传输,实现门电路与总线实现双向传输; 阅读全文
posted @ 2017-10-25 20:31 改变一下 阅读(400) 评论(0) 推荐(0) 编辑
摘要: TTL反相器的外部特性 电压传输特性 输入端噪声容限特性 静态输入特性: 静态输出特性: 动态特性: 传输延迟时间:是由晶体管的延迟时间,电阻以及寄生电容元素引起的。包括俩部分:输入由低电平跳为高电平,以及高电平跳为低电平 交流噪声容限:表明输入信号对干扰信号地容忍度,包括正脉冲噪声容限和负脉冲噪声 阅读全文
posted @ 2017-10-25 20:15 改变一下 阅读(517) 评论(0) 推荐(0) 编辑
摘要: 集成电路(Integrated Circuit 简称IC):即把电路中半导体器件,电阻,电容以及连线等制作在一块半导体基片上构成一个完整的电路,并封装到一个管壳内 集成电路的有点:体积小,重量轻,可靠性高,功耗低。 集成度:一个封装内含有等效逻辑门的个数或元器件的个数。 双极型TTL反相器:由三极管 阅读全文
posted @ 2017-10-25 19:59 改变一下 阅读(1444) 评论(0) 推荐(0) 编辑
摘要: 门电路:用来实现逻辑代数中的逻辑关系电子电路 门电路和逻辑关系相对应,类型有:与门,或门,非门,与非门,或非门,异或门等 信号地 1,0用电位中的高低电平来表示,此处高低电平只是范围不是准确值 2-8V高电平 0-0.8V低电平 正逻辑:高电平表示1,低电平表示0。相反的就是负逻辑 获取高低电平的方 阅读全文
posted @ 2017-10-25 19:25 改变一下 阅读(472) 评论(0) 推荐(1) 编辑
上一页 1 ··· 6 7 8 9 10 11 12 13 14 ··· 17 下一页