摘要: 5-1 门级建模 VerilogHDL内建基元门: 多输入门:and, nand, or, nor, xor, xnor; 多输出门:buf, not 三态门:bufif0, bufif1, notif0, notif1; 上拉、下拉门:pullup, pulldown; MOS开关:cmos, n 阅读全文
posted @ 2019-09-26 23:28 vilicute 阅读(477) 评论(0) 推荐(0) 编辑
摘要: 4-1 操作数 常数、参数、线网、变量、位选、存储器、数组。 *部分位选: 4-2 操作符 特殊: 、!==、{}、{{}}、~&、^~、<<<、>>>、**、?:。 例: 阅读全文
posted @ 2019-09-26 22:58 vilicute 阅读(257) 评论(0) 推荐(0) 编辑
摘要: 3-1 标识符 任意字母、数字、"$"和"_"组成,标识符第一个不能是数字。 3-2 注释 (1)/*可扩展多行*/ (2)//本行结束 3-3 系统函数 以$字符开始的标识符。 (1)$display("...") //$display系统函数用新的一行字符显示指定的信息 (2)$time //返回当前仿真时间 ... 阅读全文
posted @ 2019-09-25 23:09 vilicute 阅读(301) 评论(0) 推荐(0) 编辑
摘要: # -*-coding:utf-8-*- # !/usr/bin/env python # Author :vilicute ''' func:对某文件夹下的图片进行批量裁剪 ''' import os import time from PIL import Image start = time.time() paths = "C:/Users/vilicute/Desktop/photo/IMG 阅读全文
posted @ 2019-09-24 23:52 vilicute 阅读(370) 评论(0) 推荐(0) 编辑
摘要: # -*-coding:utf-8-*- # !/usr/bin/env python # Author: vilicute -- 2019-09-24 import os import time start = time.time() paths = "C:/Users/vilicute/Desktop/photo" print("正在修改文件名...\n") cnt = 0 for fname 阅读全文
posted @ 2019-09-24 23:17 vilicute 阅读(153) 评论(0) 推荐(0) 编辑
摘要: 2-1 模块 Verilog语言基本的描述单元 模块,模块是用来描述某个设计的功能或结构,以及它与其它外部模块进行通信的端口。 2-2 描述风格 2-2-1 延时 Verilog 的所有延时都是按时间单位来定义的,时间单位声明应该在模块声明之前。 2-2-2 描述风格 1、数据流描述 使用连续性赋值 阅读全文
posted @ 2019-09-24 18:01 vilicute 阅读(386) 评论(0) 推荐(0) 编辑
摘要: 硬件描述语言HDL(Hardware Description Language)是一种用形式化方法来描述数字电路和系统的语言。设计者利用HDL可以从抽象到具体逐层描述自己的设计思想,用一系列的分层次模块来表示极其复杂的数字电路系统。 VerilogHDL是描述电子电路行为和结构的一种语言,是一种 I 阅读全文
posted @ 2019-09-24 15:10 vilicute 阅读(1099) 评论(0) 推荐(0) 编辑

回到顶部