上一页 1 2 3 4 5 6 ··· 13 下一页
摘要: 动态部分重配置技术 DPR(Dynamic Partial Reconfiguration)可以使得PL的一个部分或几个部分在运行时刻被完全地重新配置。这些部分需要被指定为可重配置分区(Reconfigurable Partition,RP),并且在PL的其他部分还继续工作的时候,RP的功能可以被完 阅读全文
posted @ 2019-02-01 18:58 灰太狼的喜羊羊 阅读(1062) 评论(0) 推荐(0) 编辑
摘要: 疑惑 有一天我在上网,逛着逛着看到一个叫 "https://pan.baidu.com/s/16Nu03YJLuz_aYuGQMm_8oQ" 的链接,那个网页的标题好像叫“Vivado 2017.4”,不是很懂“zizr”是什么意思。 Vivado设计思想 Vivado 是以IP为重点进行系统级的设 阅读全文
posted @ 2019-02-01 15:02 灰太狼的喜羊羊 阅读(635) 评论(0) 推荐(0) 编辑
摘要: 干什么的 Vivado HLS工具可以将C语言高级综合为硬件。 为什么要使用HLS 可以在更高的抽象层次描述功能,而不是在传统的RTL级别 一个潜在的用处是,系统设计划分成硬件部分和软件部分之后,软件设计团队发现有一个功能比预期更加依赖于计算,非常适合于硬件加速,可以利用Vivado HLS工具将C 阅读全文
posted @ 2019-02-01 14:44 灰太狼的喜羊羊 阅读(809) 评论(0) 推荐(0) 编辑
摘要: 跨越PS和PL的信号 AXI总线、EMIO、其他(看门狗、重启信号、中断信号、DMA接口信号) AXI标准 AXI(高级可扩展接口)是ARM AMBA的一部分。AMBA总线主要用于片上系统。AXI总线一般情况下用于片内连接处理器和其它IP核。AXI总线当前版本为AXI 4。 暂略 EMIO 扩展的M 阅读全文
posted @ 2019-02-01 11:38 灰太狼的喜羊羊 阅读(1322) 评论(0) 推荐(0) 编辑
摘要: 前言 Zynq启动流程和ARM处理器类似,PS部分是启动和配置过程的主设备,芯片引导必须由处理器驱动,系统上电复位后会读取设备模式引脚来决定从什么设备启动芯片。如下表Boot Devices条目所示,其中黄色代表该条目下的默认设置,比如Boot Devices默认设置是SD Card,默认从SD卡启 阅读全文
posted @ 2019-01-30 14:28 灰太狼的喜羊羊 阅读(3256) 评论(0) 推荐(0) 编辑
摘要: 头文件 int XGpio_Initialize(XGpio InstancePtr, u16 DeviceId) 功能:初始化GPIO 参数: InstancePtr:指向设备的指针 DeviceId:设备id,可在,xparameters.h中找到 void XGpio_SetDataDirec 阅读全文
posted @ 2019-01-30 12:03 灰太狼的喜羊羊 阅读(2832) 评论(0) 推荐(0) 编辑
摘要: 前言 本文简要介绍在vivado中创建PS工程。单纯使用zynq芯片的PS部分就像使用普通ARM芯片一样,只是多了建立Zynq硬件系统这一个步骤。vivado创建PL工程参见 "此处" 新建工程 与 "vivado 创建FPGA工程" 相同 建立Zynq硬件系统 新建块设计 添加zynq处理器IP核 阅读全文
posted @ 2019-01-29 18:59 灰太狼的喜羊羊 阅读(2232) 评论(0) 推荐(0) 编辑
摘要: 参考来源 https://china.xilinx.com/video/hardware/i and o planning overview.html 前言 我Win10系统上的Xilinx Platform Studio打不开,无奈之下换用Vivado。这篇粗略地介绍Vivado创建FPGA工程的 阅读全文
posted @ 2019-01-29 08:39 灰太狼的喜羊羊 阅读(1026) 评论(0) 推荐(0) 编辑
摘要: 参考链接 https://blog.csdn.net/jbb0523/article/details/6946899 出错原因 两个Process都对LDS_temp进行了赋值,万一在某个时刻,在两个Process中对LDS_temp赋值条件都满足,那么你让FPGA该怎么做呢?让它听谁哪个Proce 阅读全文
posted @ 2019-01-27 13:53 灰太狼的喜羊羊 阅读(5207) 评论(0) 推荐(0) 编辑
摘要: 前言 这是我学习Zedboard时做的笔记 Zedboard是什么 Zedboard是Xilinx公司推出的搭载了Zynq芯片的开发板,其中Zynq芯片采用全新的设计理念,将ARM处理器嵌入FPGA可编程逻辑内。Zynq芯片既有高性能的处理能力,又有灵活的可编程配置。ARM部分称为PS(Proces 阅读全文
posted @ 2019-01-26 14:02 灰太狼的喜羊羊 阅读(2175) 评论(0) 推荐(0) 编辑
上一页 1 2 3 4 5 6 ··· 13 下一页