直接序列扩频通信原理(2008-01-18 16:25:54)转载▼标签:杂谈分类: 学习资料一、接序列扩频通信原理 直接序列扩频(DSSS),(Direct seqcuence spread spectrdm)是直接利用具有高码率的扩频码系列采用各种调制方式在发端与扩展信号的频谱,而在收端,用相同的扩频码序去进行解码,把扩展宽的扩频信号还原成原始的信息。它是一种数字调制方法,具体说,就是将信源与一定的PN码(伪噪声码)进行摸二加。例如说在发射端将"1"用11000100110,而将"0"用00110010110去代替,这个过程就实现了扩频,而在接收机处 Read More
posted @ 2012-12-27 17:57 乐富道 Views(5763) Comments(0) Diggs(0) Edit
分集技术及应用1 分集接收的概念 在移动通信系统中,移动台经常工作在各种复杂的地理环境中,移动的方向和速度是任意的,发送的信号经过附近各种物体的反射、散射等而形成多路径传播,使到达接收机输入端的信号往往是多个幅度和相位各不相同的信号的叠加,从而形成短期衰落(快衰落)。此外,还有长期衰落(慢衰落),它是由于电磁场受到地形或高大建筑物的阻挡或者气象条件的变化而形成的,慢衰落的信号电平起伏相对较缓。分集接收就是为了克服各种衰落,提高系统性能而发展起来的移动通信中的一项重要技术,其基本思路是:将接收到的多径信号分离成不相关的(独立的)多路信号,然后将这些信号的能量按一定规则合并起来,使接收的有用信号. Read More
posted @ 2012-12-26 18:22 乐富道 Views(3029) Comments(0) Diggs(0) Edit
饮水思源 - District4精华区文章阅读发信人: likefish (超级黑猫), 信区: MobileCom标 题: 第4章抗多径衰落技术发信站: 饮水思源站 (Fri Aug 3 17:21:41 2001), 转信第4章抗多径衰落技术4.1 简介分集接收就是采用几个信号的合成来提高系统的抗多径性能。数字系统经常采用时间分集-交织技术来提高抗衰落性能。另外在数字系统中,也采用信道均衡的方法,来减少多径的影响。因此我们要详细讨论这种系统。4.2分集接收在第三章中我们讨论了各种建筑物和其它障碍物对天线信号的反射,由于接收波间的互调,使天线上的信号产生多径衰落。在城市密密麻麻的建筑区中.. Read More
posted @ 2012-12-26 16:17 乐富道 Views(4194) Comments(0) Diggs(0) Edit
一种通用中频数字化接收机的实现 (2009-08-29 15:19:15)转载▼摘要:为满足雷达中频数字化接收机通用性设计要求,给出基于可编程的四通道数字下变频器isl5416结合高速A/D器件AD*5实现通用中频数字接收机的设计方案。利用AD*5实现直接中频采样,在isl5416中完成频谱搬移,数字滤波和抽取,实现数字下变频到基带;用FPGA实时控制,给isl5416配置参数和系统时序控制。详细讨论了数字滤波器的设计和仿真。测试结果显示,系统动态范围大,镜像抑制比高,这是模拟中频接收机不具有的。整个系统集成度高,可靠性好,使用灵活,已在多个雷达产品中运用。 0 引 言 数字化接收机是软件.. Read More
posted @ 2012-12-24 17:48 乐富道 Views(1389) Comments(0) Diggs(1) Edit
VHDL变量与信号的差异1,赋值方式的不同 变量 := 表达式; 信号 <= 表达式;2,硬件实现的功能不同信号代表电路单元,功能模块间的互联,代表实际的硬件连线变量代表电路单元内部的操作,代表暂存的临时数据3,有效范围不同信号(全局量):程序包,实体,结构体变量(局部量):进程,子程序注:在进程和子程序中,信号只能被使用,不能被定义说明4,赋值行为的不同信号赋值延时更新数值,一般生成时序电路变量赋值立即更新数值,一般生成组合电路5,信号的多次赋值a, 一个进程中:仅最后一次赋值有效b, 多个进程中:称为多源驱动(如总线结构) 能综合成硬件电路的多源驱动有三种:线与,线或,三态例子AR. Read More
posted @ 2012-12-17 13:33 乐富道 Views(477) Comments(0) Diggs(0) Edit
--> 与抽样相对的过程称为插值或升采样。使用插值这个词不是特别合适,因为有一种从稀疏样本集x[k]重建模拟信号x(t)的方法也被称为插值。在抽取和插值这个语境中,插值仅指增加有效采样率的方法。对以频率燕采样的时间序列x[k]按因子N插值,可得到一个新的时间序列xi[k]如下: 可以看到,N倍插值等效于在被插值的时间序列的样本间插人N-1时也被称作填零。得到的结果是一个新的采样率为fi=Nfs的时间序列,如图1所示。 图1 N倍插值过程图示 插值通常是与抽取直接关联的。为便于说明,假设xd[k]是采样频率为fs的时问序列x[k]被M倍抽取后的版本。于是抽取后的信号采样频率为fd=fs.. Read More
posted @ 2012-11-07 17:54 乐富道 Views(1689) Comments(0) Diggs(1) Edit
http://www.epweike.com/ Read More
posted @ 2012-10-30 21:16 乐富道 Views(120) Comments(0) Diggs(0) Edit
32个最热CPLD-FPGA论坛32个最热CPLD-FPGA论坛 1. OPENCORES.ORG 这里提供非常多,非常好的PLD了内核,8051内核就可以在里面找到。进入后,选择project或者由http//www.opencores.org/browse.cgi/by_category进入。对于想了解这个行业动态人可以看看它的投票调查。http://www.opencores.org/polls.cgi/listOpenCores is a loose collection of people who are interested in developing hardware, with Read More
posted @ 2012-10-26 16:31 乐富道 Views(469) Comments(0) Diggs(0) Edit
http://forums.xilinx.com/ Xilinx User Community Forums(Xilinx用户交流社区)http://www.openhw.org/ 中国首个开放源码硬件社区http://xilinx.eetrend.com/ 电子创新网赛灵思中文社区http://bbs.elecfans.com/forum.php 电子发烧友社区(电子技术论坛)http://bbs.21ic.com/frame.php?frameon=yes&referer=http%3A//bbs.21ic.com/iclist-120.html 赛灵思21ic FPGA世界htt Read More
posted @ 2012-10-26 15:21 乐富道 Views(155) Comments(0) Diggs(0) Edit