摘要: 个人导航网站:yun916831.github.io 第1章 传递多个异步信号 下文将“异步FIFO”简称为“ FIFO” 将多个信号从一个时钟域同步到另一个时钟域,并确保所有的信号都同步到新时钟域中的同一时钟周期这是一个关键问题。FIFO在设计中用于将多位数据从一个时钟域安全地传递到另一个时钟域。 阅读全文
posted @ 2023-06-23 19:45 superego_zhang 阅读(99) 评论(0) 推荐(0) 编辑
摘要: 个人导航网站:yun916831.github.io 第1章 在时钟域之间传递多bit信号 在时钟域之间传递多bit信号时,简单的同步器并不能保证数据的安全传输。 工程师在进行多时钟设计时经常犯的一个错误是将同一事务中所需的多个 CDC 位从一个时钟域传递到另一个时钟域,而忽视了 CDC 位同步采样 阅读全文
posted @ 2023-06-23 18:54 superego_zhang 阅读(215) 评论(0) 推荐(0) 编辑
摘要: 个人导航网站:yun916831.github.io 1 将快速信号同步到慢速时钟域 如果CDC 信号在时钟域之间传递时无法漏采,那么在时钟域之间传递信号时考虑信号宽度或同步技术就很重要。 与同步器相关的一个问题是,来自发送时钟域的信号在被采样之前可能会更改值两次,或者可能太靠近较慢时钟域的采样边沿 阅读全文
posted @ 2023-06-23 17:27 superego_zhang 阅读(766) 评论(0) 推荐(0) 编辑
摘要: 个人导航网站:yun916831.github.io 第1章 亚稳态 亚稳性是指在设计的正常操作过程中的某个时间段内,在某些时间段内未呈现稳定的0或1状态的信号。在多时钟设计中,无法避免亚稳性,但是可以抵消亚稳性的不利影响。 Figure 1 - Asynchronous clocks and sy 阅读全文
posted @ 2023-06-23 16:53 superego_zhang 阅读(422) 评论(0) 推荐(0) 编辑
摘要: 个人导航网站:yun916831.github.io 第1章 复位的目的 复位信号在数字电路里面的重要性仅次于时钟信号。对一个芯片来说,复位的主要目的是使芯片电路进入一个已知的,确定的状态。主要是触发器进入确定的状态。在一般情况下,芯片中的每个触发器都应该是可复位的。在某些情况下,当在高速应用程序中 阅读全文
posted @ 2023-06-23 16:05 superego_zhang 阅读(96) 评论(0) 推荐(0) 编辑