04 2011 档案

钽电容容量、耐压与封装关系
摘要:一般封装尺寸表:L:外形总长度W:外形总宽度W1:外形宽度方向的焊盘宽度A:外形长度方向的焊盘宽度H:外形高度容值、耐压与尺寸对照表: 阅读全文

posted @ 2011-04-29 15:42 LiangXuan 阅读(9559) 评论(1) 推荐(1)

基于M9K块的单口RAM配置仿真实验
摘要:FPGA器件中通常嵌入一些用户可配置的存储块,Altera的Cyclone系列器件也不例外。Cyclone器件的嵌入式称之为M4K存储块,这些存储块是独立于FPGA本身的逻辑资源的。也就是说如果用户只使用这些存储器,那么FPGA中的纯逻辑资源消耗可以为零。Cycone的M4K不仅不消耗额外的FPGA逻辑资源,而且可以拿来当RAM用的,标称速率可以达到250M,这个速率不是在cyclone系列的每个器件都能达到,资源少如EP1C3估计就困难,但100M的读写速度还是没有问题的.一、实验步骤三、TestBench编写`timescale 1 ns/ 1 nsmodule m9kram_vlg_ts 阅读全文

posted @ 2011-04-28 18:06 LiangXuan 阅读(4370) 评论(0) 推荐(0)

PLL配置仿真实验
摘要:PLL,即锁相环。即给PLL一个时钟输入(一般为外部晶振时钟),然后经过PLL内部的处理后,在PLL的输出端就可以得到一定范围的时钟频率.PLL之所以应用广泛,是因为从其输出得到的时钟不仅从频率和相位上比较稳定,而且时钟网络延时也相对内部逻辑产生的分频时钟要小的多.一、PLL的配置步骤:Tool->MegeWizard Plug-In Manager->Creat a new megafunction variation->I/O->ALTPLL,输入例话的PLL名称;DE2-115时钟输入为50MHz,欲得输出100MHz和200MHz的频率clkc0,clkc1.二 阅读全文

posted @ 2011-04-26 22:13 LiangXuan 阅读(2423) 评论(0) 推荐(0)

[转帖]DE2_115_Digital_Logic Lab1
摘要:Introduction这个练习的目的是学习如何连接简单的输入、输出设备到一个FPGA芯片,并且用这些器件实现一个电路。我们将用DE2开发板上的switches SW17-0作为输入,用LED和7-segment displays作为输出。完成DE2 实验练习1(Digital Logic)对与初学者来说是一个比较大的实验。我估计,每天要花几小时才能完成。这个实验包括6个部分,主要是组合逻辑电路和使用assign语句Part I :第一次使用assign语句Altera 的DE2开发板有18个拨动开关(toggle switch)和18个红色的LED。Part I非常简单,在实验手册里首先介绍 阅读全文

posted @ 2011-04-22 19:09 LiangXuan 阅读(1415) 评论(0) 推荐(0)

导航