摘要: 利用移位、加减法实现整数开平方算法的方法(转)本算法只采用移位、加减法、判断和循环实现,因为它不需要浮点运算,也不需要乘除运算,因此可以很方便地运用到各种芯片上去。我们先来看看10进制下是如何手工计算开方的。先看下面两个算式,x = 10*p + q (1)公式(1)左右平方之后得:x^2 = 10... 阅读全文
posted @ 2015-06-15 17:01 Nero_Backend 阅读(2150) 评论(0) 推荐(0) 编辑
摘要: Every cell has multipletiming arcs. For example, a combinational logic cell, such as and, or, nand, nor, adder cell, has timing arcs from each input to each output of the cell. Sequential cells such as flip-flops have timing arcs from the clock to the outputs and timing constraints for the data pins 阅读全文
posted @ 2013-12-20 19:24 Nero_Backend 阅读(1418) 评论(0) 推荐(0) 编辑
摘要: 转载自: http://info.pf.hc360.com/2013/01/301507415631.shtml 覆铜,就是将PCB上闲置的空间作为基准面,然后用固体铜填充,这些铜区又称为灌铜。敷铜的意义在于,减小地线阻抗,提高抗干扰能力;降低压降,提高电源效 率;还有,与地线相连,减小环路面积。如果PCB的地较多,有SGND、AGND、GND,等等,如何覆铜?我的做法是,根据PCB板面位置的不同,分别 以最主要的“地”作为基准参考来独立覆铜,数字地和模拟地分开来敷铜自不多言。同时在覆铜之前,首先加粗相应的电源连线:V5.0V、V3.6V、 V3.3V(SD卡供电),等等。这样一来,就形成了. 阅读全文
posted @ 2013-10-19 20:26 Nero_Backend 阅读(399) 评论(0) 推荐(0) 编辑
摘要: 转载来自: http://blog.csdn.net/chenzelin2009/article/details/5751251 一、 页面结构 1.1 基本概念 当进行大型工程设计时,只靠一张图纸是无法实现的,这时需要用多个图纸进行开发设计。一个多图纸设计工程是由逻辑块组成的多级结构,其中的每个块可以是原理图或是 HDL文件,在这结构的最顶端是一个主原理图图纸——工程顶层图纸。 ... 阅读全文
posted @ 2013-10-13 09:29 Nero_Backend 阅读(1214) 评论(0) 推荐(0) 编辑
摘要: 参考: http://liyuconan.blog.163.com/blog/static/21541905320133445138423/ 在下载datasheet的时候在TI网址上看到Ultra Librarian,颇为震惊(我是新手),现使用如下: 首先在相关网站上下载所需的元器件的原理图符号和PCB封装的文件,例如ADI公司的文件格式是*.BXL格式的。我们以A... 阅读全文
posted @ 2013-10-12 16:26 Nero_Backend 阅读(2600) 评论(0) 推荐(0) 编辑
摘要: 网上找的: Under your Quartus II folder, go to bin->cygwin->bin folder, select the following files in the list below and then right-click and choose Properties. Under the Compatibility tab,check“Run this program in compatibility mode for:” and choose “Windows XP (Service Pack 2)”. Check “Run this p 阅读全文
posted @ 2013-09-24 15:45 Nero_Backend 阅读(329) 评论(0) 推荐(0) 编辑
摘要: 关于有限状态机,应用很广,当然王金明书上的介绍有点问题,这里推荐:http://www.cnblogs.com/oomusou/archive/2011/06/05/fsm_coding_style.html 阅读全文
posted @ 2013-09-21 16:37 Nero_Backend 阅读(181) 评论(0) 推荐(0) 编辑
摘要: 参考:http://www.cnblogs.com/oomusou/archive/2008/07/09/verilog_parameter.htmlhttp://www.cnblogs.com/yuphone/archive/2010/05/31/1747871.htmlIntroduction使用环境:Debussy + Modelsimcounter是最基本的循序電路應用,為了更加彈性,我們想讓使用者可以自己指定counter的大小,從什麼數字開始數,數到哪個數字停止,而不是寫死在程式裡。利用parameter的小技巧就可以。Debussy的下载地址:http://bbs.eetop.c 阅读全文
posted @ 2013-09-09 18:21 Nero_Backend 阅读(683) 评论(0) 推荐(0) 编辑
摘要: 推荐一篇很不错的博文,对理解blocking 与 nonblocking等有很大帮助:http://www.cnblogs.com/oomusou/archive/2011/06/25/verilog_strobe.html 阅读全文
posted @ 2013-09-09 15:54 Nero_Backend 阅读(187) 评论(0) 推荐(0) 编辑
摘要: 最近手贱安装了Debussy,想学学怎么联合Modelsim仿真,可以参考下面:转载自:http://www.cnblogs.com/yuphone/archive/2010/05/31/1747871.html参考:http://www.cnblogs.com/oomusou/archive/2011/02/05/debussy_modelsim.htmlhttp://www.eefocus.com/leageshine/blog/08-02/143387_1a1bd.htmlDebussy下载地址:http://bbs.eetop.cn/thread-270264-1-1.html 阅读全文
posted @ 2013-09-08 10:43 Nero_Backend 阅读(233) 评论(0) 推荐(0) 编辑