摘要:
平均意义的小数分频:小数分频器的系统原理是:通过精确的控制器来控制内部分频器进行N分频还是N+1分频,从而在平均意义上实现分频系数为小数的分频器。输入时钟是33MHz,要分出一路2.048MHz的时钟1.考虑到33000/2048=16+(232/2048)->16+(58/512), 即输出时钟每8+29/512个输入时钟翻转一次. 用累加器在每个输入时钟周期将余数累加直到溢出(>512), 大部分时间输出时钟每8拍翻转一次, 逢累加器溢出时, 9拍输入时钟再翻转. (注意: 溢出部分剩余值还应留在累加器中等待下一次累加). 这样做的结果即可实现分数分频, 且输出最大抖动取决于输 阅读全文
摘要:
1.1 建立时间与保持时间建立时间(Tsu:set up time)是指在时钟沿到来之前数据从不稳定到稳定所需的时间,如果建立的时间不满足要求那么数据将不能在这个时钟上升沿被稳定的打入触发器; 保持时间(Th:hold time)是指数据稳定后保持的时间,如果保持时间不满足要求那么数据同样也不能被稳定的打入触发器。建立与保持时间的简单示意图如下图1所示。图1 保持时间与建立时间的示意图图2 同步设计中的一个基本模型图2为统一采用一个时钟的同步设计中一个基本的模型。图中Tco:是触发器的数据输出的延时;Tdelay:是组合逻辑的延时;Tsetup:是触发器的建立时间;Tpd:为时钟的延时(可以忽 阅读全文