PCB Layout高速电路设计小知识点

1、单位:1mil = 0.0254mm

2、default线宽及线距(综合考虑高速电路性能及PCB板厂制程能力):6mil

3、差分走线特征阻抗:100ohm

4、3W原则,即线间距采用3倍线宽,多用于时钟线,差分线等系统关键高速走线

5、高速电路:数字电路频率在50MHz以上即称为高速电路

6、高速信号:约定线传播延时大于1/2的信号驱动端的上升时间的信号为高速信号,并会产生传输线效应

7、IBIS模型:信号完整性分析中普遍采用的仿真模型

8、33ohm端接电阻:阻抗匹配是为了使源和目的端的阻抗大致相等,从而减少信号在传输线上来回反射的损耗

 

posted @   自由的青  阅读(1236)  评论(0编辑  收藏  举报
编辑推荐:
· go语言实现终端里的倒计时
· 如何编写易于单元测试的代码
· 10年+ .NET Coder 心语,封装的思维:从隐藏、稳定开始理解其本质意义
· .NET Core 中如何实现缓存的预热?
· 从 HTTP 原因短语缺失研究 HTTP/2 和 HTTP/3 的设计差异
阅读排行:
· 分享一个免费、快速、无限量使用的满血 DeepSeek R1 模型,支持深度思考和联网搜索!
· 基于 Docker 搭建 FRP 内网穿透开源项目(很简单哒)
· ollama系列1:轻松3步本地部署deepseek,普通电脑可用
· 按钮权限的设计及实现
· 【杂谈】分布式事务——高大上的无用知识?
点击右上角即可分享
微信分享提示