同步电路中信号变化的时序

  仿真与时钟同步的电路时需要注意信号变化的时序。

  图1-65 所示的电路,时刻10 的时候out 信号值会变成什么呢?如果是在信号变化之前值为L,如果是在信号变化之后则值为H。实际上,结果是哪个值取决于仿真器。由于仿真中将信号变化的延迟作为0 来处理,因此会引起这样的问题。在实际电路中,从时钟信号上升到信号变化之间会产生一定时间的延迟。因此时刻10 时的值应该是L。

  仿真时为了避免这种情况,如图1-66 所示,通常使用延迟语句将信号变化的时序向后顺延一个时间单位。由此,时刻10 时out 的值依然是L。这种记述方式不会对逻辑综合的结果产生影响。

 

 

posted @   牧师/preacher  阅读(638)  评论(0编辑  收藏  举报
编辑推荐:
· Linux系列:如何用 C#调用 C方法造成内存泄露
· AI与.NET技术实操系列(二):开始使用ML.NET
· 记一次.NET内存居高不下排查解决与启示
· 探究高空视频全景AR技术的实现原理
· 理解Rust引用及其生命周期标识(上)
阅读排行:
· 阿里最新开源QwQ-32B,效果媲美deepseek-r1满血版,部署成本又又又降低了!
· 单线程的Redis速度为什么快?
· SQL Server 2025 AI相关能力初探
· 展开说说关于C#中ORM框架的用法!
· AI编程工具终极对决:字节Trae VS Cursor,谁才是开发者新宠?
点击右上角即可分享
微信分享提示