2023年8月27日

1-FPGA-USB3.0-FT601Q简单理论

摘要: 1-FPGA-USB3.0-FT601Q简单理论 前言USB3.0协议及引脚定义USB3.0 StandA、USB3.0 StandB、USB3.0 MicroB原理图对比PCB封装对比实物对比 FT601QFT601Q控制结构图米联客极简外围电路设计FT601Q控制引脚说明FIFO协议选择245F 阅读全文

posted @ 2023-08-27 15:54 naive156 阅读(8) 评论(0) 推荐(0) 编辑

5-W806-RC522-SPI

摘要: main.c #include <stdio.h> #include "wm_hal.h" #include "rc522.h" int main(void) { SystemClock_Config(CPU_CLK_160M); printf("enter main\r\n"); HAL_Init 阅读全文

posted @ 2023-08-27 01:02 naive156 阅读(0) 评论(0) 推荐(0) 编辑

4-W806-MPU6050-IIC

摘要: main.c #include <stdio.h> #include "wm_hal.h" #include "6050.h" short Accel[3]; short Gyro[3]; float Temp; int main(void) { SystemClock_Config(CPU_CLK 阅读全文

posted @ 2023-08-27 01:01 naive156 阅读(2) 评论(0) 推荐(0) 编辑

3-W806-Delay_Us_Ms

摘要: void Delay_Us(uint8_t freq,uint32_t time) { uint32_t i; uint16_t num = 90; switch(freq) { case 240: num = 80;break; case 160: num = 53;break; default: 阅读全文

posted @ 2023-08-27 01:00 naive156 阅读(0) 评论(0) 推荐(0) 编辑

2-W806-OLED

摘要: main.c #include <stdio.h> #include "wm_hal.h" #include "bmp.h" #include "oled.h" int main(void) { SystemClock_Config(CPU_CLK_160M); printf("enter main 阅读全文

posted @ 2023-08-27 00:55 naive156 阅读(1) 评论(0) 推荐(0) 编辑

1-W806-LED

摘要: main.c #include <stdio.h> #include "wm_hal.h" #include "LED_bsp.h" void Error_Handler(void); int main(void) { SystemClock_Config(CPU_CLK_160M); HAL_In 阅读全文

posted @ 2023-08-27 00:54 naive156 阅读(0) 评论(0) 推荐(0) 编辑

2023年8月6日

1-DPU平台搭建

摘要: DPU平台搭建 一、基本流程二、环境搭建1、ubuntu20.042、Vitis2021.2(下完整安装包,77G)3、Petalinux2021.2(下完整安装包,2.1G)4、sstate-cache(这两个比较大,加起来80G多一点)5、交叉编译SDK6、Common image7、在.bas 阅读全文

posted @ 2023-08-06 15:26 naive156 阅读(3) 评论(0) 推荐(0) 编辑

2023年7月22日

[K210学习笔记]LCD显示图片---附image2Lcd安装包

摘要: [K210学习笔记]LCD显示图片 附image2Lcd安装包 SPI协议简单介绍LCD使用流程image2Lcd的使用 LCD 显示为 2.0 寸,分辨率为 320*240,驱动芯片是 st7789,体积小,厚度薄,耗能低,工作电压为 3.3V,显示屏的材料为 TFT TFT(Thin Film 阅读全文

posted @ 2023-07-22 21:15 naive156 阅读(14) 评论(0) 推荐(0) 编辑

2023年6月12日

奇、偶、小数时钟分频_verilog

摘要: 时钟分频verilog 1、偶分频2、奇分频3、小数分频(拼接法) 1、偶分频 举例:将100MHz时钟信号4分频成25MHz。 创建一个计数值为0-3的循环计数器,时钟上升沿,当计数值小于2的时候置为高电平,大于等于2的时候置为低电平,即可得到一个4分频后、占空比为50%的时钟信号。 示意图 代码 阅读全文

posted @ 2023-06-12 17:42 naive156 阅读(14) 评论(0) 推荐(0) 编辑

2023年5月20日

Quartus17.1上更改工程名称

摘要: 前言 刚开始学习FPGA的时候,一般都是从LED,KEY,BEEP等往后学习,通俗来说会有一个模板,当我们开发一个新项目想要使用这个模板的时候,有时会想要给这个Temple工程修改一个工程名,下面详细记录一下修改过程。 修改工程名 1-实操需求 假设flow_led_tzh.qpf为原工程,需要将其 阅读全文

posted @ 2023-05-20 09:43 naive156 阅读(19) 评论(0) 推荐(0) 编辑

导航