会员
周边
众包
新闻
博问
闪存
赞助商
Chat2DB
所有博客
当前博客
我的博客
我的园子
账号设置
会员中心
简洁模式
...
退出登录
注册
登录
passchen
博客园
首页
新随笔
联系
订阅
管理
随笔 - 7
文章 - 0
评论 - 1
阅读 -
6478
2022年4月26日
CRC校验码编码原理和verilog实现
摘要: 1.CRC校验原理 对于一个给定的(n,k)码,可以证明存在一个最高次幂为m=n-k的多项式G(x)。根据G(x)可以生成K位信息的校验码,而G(x)叫做这个CRC码的生成多项式。 校验码的具体生成过程为:假设要发送的信息用多项式C(X)表示,将C(x)左移m位(可表示成C(x)*2m),这样C(x
阅读全文
posted @ 2022-04-26 10:26 passchen
阅读(878)
评论(1)
推荐(0)
编辑
公告
昵称:
passchen
园龄:
4年2个月
粉丝:
4
关注:
1
+加关注
<
2025年3月
>
日
一
二
三
四
五
六
23
24
25
26
27
28
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
1
2
3
4
5
搜索
常用链接
我的随笔
我的评论
我的参与
最新评论
我的标签
随笔档案
2022年4月(1)
2022年3月(4)
2022年2月(1)
2022年1月(1)
阅读排行榜
1. IC前端设计相关EDA工具介绍(VCS,DC,PT)(4297)
2. CRC校验码编码原理和verilog实现(878)
3. 手撕verilog代码——奇偶分频电路(386)
4. 手撕verilog代码——异步FIFO(288)
5. “关键路径”与”面积与速度互换“(276)
评论排行榜
1. CRC校验码编码原理和verilog实现(1)
最新评论
1. Re:CRC校验码编码原理和verilog实现
可以发一下测试代码吗?
--郑鹏鹏
点击右上角即可分享