上一页 1 2 3 4 5 6 7 8 ··· 14 下一页
摘要: 一. 带点的(一般都是ARM GNU伪汇编指令)1. ".text"、".data"、".bss"依次表示的是“以下是代码段”,“以下是初始化数据段”,“以下是未初始化数据段”。2.".global"定义一个全局符号,通常是为ld使用。比如经常看到的.global _start3.".ascii"、... 阅读全文
posted @ 2015-04-19 00:06 qlip 阅读(1020) 评论(0) 推荐(0) 编辑
摘要: 一、前言:所谓的交互是这样的,在原理图里点击某个元件,在pcb图中就相应的被选中,这样在元器件刚导进pcb中布局放置元器件的时候可以为我们提供很大的方便。二、前提:pcb中导入元件是这种方式:其中路径是原理图所在的路径。三、想要交互的操作是在原理图中进行以下的操作:1.配置选项2.相应的操作在原理图... 阅读全文
posted @ 2015-04-15 09:44 qlip 阅读(1088) 评论(0) 推荐(0) 编辑
摘要: 一、计算:运算放大器中涉及的虚短虚断: 题外 uO=Aod(u+−u−) Aod是开环差模电压增益虚短虚断的条件:将运放视为理想运放当运放工作在线性区时 题外 理想运放的重要特点: 开环差模电压增益Aod=∞ 差模输入电阻rid=∞ ... 阅读全文
posted @ 2015-04-13 16:23 qlip 阅读(3516) 评论(0) 推荐(0) 编辑
摘要: 市面上有这种电流表:单独的用数字表头芯片来采集电流,比如TC7107是协力表头XL5135的芯片,电流经过表头里边的康铜丝将电压直接加到芯片里边的运放两端。原理就是将运放的负端认为低端,采的电压就是运放两端的压差。基于这个原理,电流表表头的电源必须和被测量的电路的地是不同的,也就是要求隔离电源。像这... 阅读全文
posted @ 2015-04-03 10:56 qlip 阅读(1143) 评论(0) 推荐(0) 编辑
摘要: 输出电容的计算公式:Co=(Io(max))/fest(min)xVripple(max) 阅读全文
posted @ 2015-03-27 13:52 qlip 阅读(319) 评论(0) 推荐(0) 编辑
摘要: 前言:在有些情况需要我们在走线时在某些区域的时候,线是细的,例如BGA封装的FPGA在引出线的时候,我们希望在FPGA内部的线细,出了FPGA后,线变粗。如图:这就用到了区域的规则约束。实现:步骤1、调出约束管理器对于走线部分的约束是物理约束或者简单的方式是选择然后在左边框里选择步骤2、创建一个”标... 阅读全文
posted @ 2015-03-26 13:27 qlip 阅读(689) 评论(0) 推荐(0) 编辑
摘要: 在allegro中可以查看线的寄生参数,这个命令所在的位置在如下如位置: 版权声明:本文为博主原创文章,未经博主允许不得转载。 阅读全文
posted @ 2015-03-26 10:37 qlip 阅读(493) 评论(0) 推荐(0) 编辑
摘要: 有如下代码:unsigned int temp1,temp2, i=5,j=5;temp1=i++;temp2=++j;结果是temp1=5,temp2=6;i=6,j=6; 版权声明:本文为博主原创文章,未经博主允许不得转载。 ... 阅读全文
posted @ 2015-03-24 12:28 qlip 阅读(169) 评论(0) 推荐(0) 编辑
摘要: 一、整型数据:1、表格:类型名称可简写占用字节数值范围signed intint4-2147483648(-2^31)~2147483647(2^31-1)unsigned intunsigned40~4294967295(-2^32-1)signed short intshort2-32768(2... 阅读全文
posted @ 2015-03-22 18:45 qlip 阅读(301) 评论(0) 推荐(0) 编辑
摘要: 理论:差分信号也称为差动信号,用两根完全一样,极性相反的信号阐述一路数据。为了保证两根信号完全一致,在布线时要保持平行,线宽、线间距保持不变。接收端差分线对间通常会加匹配电阻,其值等于差分阻抗的值,这样信号质量好。差分对的布线注意点:1)、两条线的长度尽量保持一样长。2)、两线的间距要一直保持不变,... 阅读全文
posted @ 2015-03-19 17:28 qlip 阅读(1295) 评论(0) 推荐(0) 编辑
上一页 1 2 3 4 5 6 7 8 ··· 14 下一页