随笔分类 -  SOC

上一页 1 ··· 8 9 10 11 12 13 下一页

(原創) 給對電機領域有興趣的學弟學妹建議 (IC Design) (C/C++) (C) (Verilog)
摘要:假如能重新來過讀大一,你會怎麼讀呢?以下是我對學弟學妹的建議。 阅读全文

posted @ 2008-01-14 20:50 真 OO无双 阅读(15632) 评论(20) 推荐(0) 编辑

(原創) SuperCache II對於Quartus II的加速心得報告 (IC Design) (Quartus II)
摘要:Quartus II是我用過最耗CPU的軟體,也是我最近換新NB的主因,而SuperCache II則是最近紅得發紫的軟體,對Quartus II是否有加速的作用呢? 阅读全文

posted @ 2008-01-11 15:11 真 OO无双 阅读(6925) 评论(0) 推荐(0) 编辑

(原創) 如何自己用SOPC Builder建立一個能在DE2上跑μC/OS-II的Nios II系統? (IC Design) (DE2) (Quartus II) (Nios II) (SOPC Builder) (μC/OS-II)
摘要:很多人跑DE2本身的範例,都可以上μC/OS-II這個作業系統,但只要自己用SOPC Builder建立的Nios II系統,就無法上μC/OS-II,本文示範如何用SOPC Builder手動打造一個在DE2上能跑uC/OS-II的Nios II系統。 阅读全文

posted @ 2008-01-10 17:13 真 OO无双 阅读(20360) 评论(107) 推荐(1) 编辑

(原創) 如何在DE2執行Checksum Master範例? (IC Design) (DE2) (Quartus II) (Nios II) (SOPC Builder)
摘要:Checksum Master為Quartus II 7.2 Handbook Vol:4中,示範使用Component Editor將user logic包成component後,並撰寫software driver的範例,但手冊中的程式和步驟都無法在DE2上順利執行,本文提出解決的方法。 阅读全文

posted @ 2008-01-04 20:54 真 OO无双 阅读(9104) 评论(17) 推荐(2) 编辑

(原創) 如何破解Quartus II 7.1? (IC Design) (Quartus II) (Nios II)
摘要:本文介紹破解Quartus II 7.1詳細步驟。 阅读全文

posted @ 2007-12-18 15:44 真 OO无双 阅读(7961) 评论(1) 推荐(0) 编辑

(原創) 如何破解Quartus II 6.0? (IC Design) (Quartus II) (Nios II)
摘要:本文介紹破解Quartus II 6.0詳細步驟。 阅读全文

posted @ 2007-12-18 15:22 真 OO无双 阅读(23978) 评论(6) 推荐(1) 编辑

(轉貼) 淺談嵌入式系統 (IC Design) (SOC)
摘要:原作者將SOC和NIOS、ARM架構用很淺顯的文字解釋,值得一讀... 阅读全文

posted @ 2007-12-07 01:57 真 OO无双 阅读(9342) 评论(2) 推荐(0) 编辑

(原創) 如何解決Nios II的『Leaving target processor paused』的錯誤訊息? (IC Design) (Quartus II) (SOPC Builder) (Nios II)
摘要:『Leaving target processor paused』是Nios II初學者常遇到的錯誤訊息,本文提出解決方法。 阅读全文

posted @ 2007-12-01 18:59 真 OO无双 阅读(10066) 评论(18) 推荐(2) 编辑

(原創) 無號數及有號數的乘加運算電路設計 (IC Design) (Verilog) (OS) (Linux)
摘要:有號數(signed operation)由於需要2's complement,所以乘加運算方式和無號數(unsigned operation)不同,該如何實現這兩種運算呢? 阅读全文

posted @ 2007-11-25 01:43 真 OO无双 阅读(38808) 评论(2) 推荐(2) 编辑

(原創) DE2常用I/O Pin腳總整理 (IC Design) (DE2)
摘要:Untitled Document Signal Name FPGA Pin No. Description SW[0] PIN_N25 Toggle Switch[0] SW[1] PIN_N26 Toggle Switch[1] SW[2] PIN_P25 Toggle Switch[2] SW[3] PI... 阅读全文

posted @ 2007-11-24 17:08 真 OO无双 阅读(2494) 评论(4) 推荐(0) 编辑

(原創) 如何使用硬體 + μC/OS-II 的方式『播放SD卡內wav檔音樂』? (IC Design) (DE2) (Quartus II) (Nios II) (μC/OS-II)
摘要:之前已經討論過使用硬體的方式『播放SD卡內wav檔音樂』,本文將討論硬體 + μC/OS-II這種軟硬體合作的方式播放SD卡內wav檔音樂。 阅读全文

posted @ 2007-11-01 13:52 真 OO无双 阅读(5207) 评论(11) 推荐(1) 编辑

(轉貼) 如何解決MegaCore IP 6.0安裝時-6001的錯誤? (IC Design) (MegaCore)
摘要:安裝MegaCore IP 6.0時,在某些電腦會出現-6001的錯誤而無法安裝,Altera原廠提出解決方法。 阅读全文

posted @ 2007-11-01 05:27 真 OO无双 阅读(1405) 评论(0) 推荐(0) 编辑

(原創) 如何使用硬體的方式『播放SD卡內wav檔音樂』? (DE2) (Quartus II) (Nios II)
摘要:DE2原廠光碟所附的『播放SD卡內wav檔音樂』範例程式並無法在Quartus II 6.1 + Nios II 6.1正常執行,本文提出解決的方式。 阅读全文

posted @ 2007-10-30 16:56 真 OO无双 阅读(5414) 评论(26) 推荐(0) 编辑

(原創) 如何破解ModelSim 6.1f? (IC Design) (ModelSim)
摘要:Abstract本文介紹如何破解ModelSim 6.1f。IntroductionStep 1:直行setup.exe安裝ModelSim。Step 2:選擇Full ProductStep 3:安裝Hardware Security Key Driver,選(Y)Step 4:下載ModelSim 6.1f Keygen Step 5:執行keygen.exe,按下Generate,產生lic... 阅读全文

posted @ 2007-10-17 00:35 真 OO无双 阅读(8058) 评论(11) 推荐(0) 编辑

(轉貼) ModelSim各版本功能比較 (IC Design) (ModelSim)
摘要: 阅读全文

posted @ 2007-10-16 17:27 真 OO无双 阅读(2481) 评论(0) 推荐(0) 编辑

(新聞) 大陸IC設計業後繼無力 醞釀大洗牌 台廠再度嶄露頭角 全面接收新興國家商機 (IC Design) (News)
摘要:儘管目前大陸IC設計產業號稱有400家大軍,加上大陸晶圓代工及封測產業鏈正快速建立,配合下游代工廠的世界級實力,大陸IC設計公司看似前程似錦,不過,由於大陸IC設計公司一直以來產品策略仍以台灣同業為師,加上台系IC設計業者全面反撲大陸市場,近期大陸IC設計公司開始出現斷糧危機,並醞釀新一波洗牌風潮。 阅读全文

posted @ 2007-10-16 15:08 真 OO无双 阅读(1138) 评论(0) 推荐(0) 编辑

(原創) wire與reg的差異? (初級) (IC Design) (Verilog)
摘要:Verilog初學者最常見的問題:『什麼時候該用wire?什麼時候又該用reg?』 阅读全文

posted @ 2007-10-10 10:51 真 OO无双 阅读(45606) 评论(4) 推荐(1) 编辑

(原創) 如何成功執行『Using μC/OS-II RTOS with the Nios II Processor Tutorial』? (IC Design) (Quartus II) (Nios II) (μC/OS-II)
摘要:這是一份Altera官方提供的μC/OS-II tutorial,但我測了兩個星期,都無法成功,以下是我的研究心得。 阅读全文

posted @ 2007-09-26 05:55 真 OO无双 阅读(4404) 评论(6) 推荐(0) 编辑

(原創) 如何破解Quartus II 6.1? (初級) (IC Design) (Quartus II) (Nios II)
摘要:本文介紹破解Quartus II 6.1詳細步驟。 阅读全文

posted @ 2007-09-21 22:35 真 OO无双 阅读(3123) 评论(9) 推荐(0) 编辑

(轉貼) Verilog与C++的类比 (IC Design) (Verilog) (C/C++)
摘要:轉貼自陳碩 的Verilog与C++的类比 1. Verilog中的module对应C++中的class。它们都可以实例化。例如可以写一个FullAdder module,表示全加器这种器件。 module FullAdder(a, b, cin, sum, cout); input a, b, cin; output sum, cout; assign {cout, sum}... 阅读全文

posted @ 2007-09-09 23:15 真 OO无双 阅读(4500) 评论(0) 推荐(2) 编辑

上一页 1 ··· 8 9 10 11 12 13 下一页

导航