07 2020 档案

摘要:主函数: module SYNC_fifo#(parameter DATA_WIDTH =8,parameter ADDR_WIDTH =4)(input clk,input rst_n,input rd_en,input wr_en,input[DATA_WIDTH-1:0] din,output 阅读全文

posted @ 2020-07-30 22:06 🐗 阅读(379) 评论(0) 推荐(0)

摘要:module asyn_fifo#( parameter DATA_WIDTH=8, parameter ADDR_WIDTH=3, //地址位宽为log2(deepth) parameter DATA_DEPTH=1<<ADDR_WIDTH ) ( input rst_n, //复位信号输入(应该 阅读全文

posted @ 2020-07-30 22:03 &#128023; 阅读(388) 评论(0) 推荐(0)

摘要:端口仲裁器: 端口仲裁器的两端连接的都是同等级的虚拟通路VC,类似于一个多输入MUX,输出的选通信号来自于数据所使用的端口。 VC仲裁器: VC仲裁器,前端连接的多个不同等级的VC通路,后端连接的是实际物理链路,输出的选通信号来自于VC等级。 端口仲裁 定义:不同Ingress端口的、相同VC等级的 阅读全文

posted @ 2020-07-28 15:11 &#128023; 阅读(414) 评论(0) 推荐(0)

导航