2011年12月6日

串口Fifo设置

摘要: UART 寄存器组中的0x2 在写入时和读取时的bit意义是不一样的 写入时可以控制串口是不是用Fifo模式。 //set to fifo mode. Otherwise source level debugging will not work //0x2 is Fifo control register when writting // bit0: Fifo enable... 阅读全文

posted @ 2011-12-06 16:28 lurker0 阅读(611) 评论(0) 推荐(0) 编辑

端口61

摘要: bit7 RO 1 RAM奇偶错误(仅当bit2有效时) bit6 W 1 清除IRQ0 时钟锁存 bit6 R 1 IO奇偶校验 (仅当bit3有效时) bit5 RO x 时钟2的输出 bit4 RO x 刷新请求 时钟除以2 bit3 RW... 阅读全文

posted @ 2011-12-06 15:23 lurker0 阅读(277) 评论(0) 推荐(0) 编辑

导航