上一页 1 ··· 3 4 5 6 7 8 下一页

2013年8月26日

什么叫软核,固核,硬核?

摘要: IP核模块有行为、结构和物理三级不同程度的设计,对应描述功能行为的不同分为三类,即软核(Soft IP Core)、完成结构描述的固核(Firm IP Core)和基于物理描述并经过工艺验证的硬核(Hard IP Core)。 (1)什么是软核? IP软核通常是用HDL文本形式提交给用户,它经过RTL级设计优化和功能验证,但其中不含有任何具体的物理信息。据此,用户可以综合出正确的门电路级设计网表,并可以进行后续的结构设计,具有很大的灵活性,借助于EDA综合工具可以很容易地与其他外部逻辑电路合成一体,根据各种不同半导体工艺,设计成具有不同性能的器件。软IP内核也称为虚拟组件(VC... 阅读全文

posted @ 2013-08-26 19:45 略过天涯 阅读(1512) 评论(0) 推荐(0) 编辑

“杜拉拉思维模式”之六:小组面试提升术

摘要: “杜拉拉思维模式”之六:小组面试提升术编者按:杜拉拉生存法对处在职业围墙外的大学生们发现了这样一种实现梦想的小说模式;有人戏称它是女版“奋斗”。看到小组里面有人对它说:“梦想带来的, 是贫贱残忍的现实,也是充裕的热烈幻想。”谁都不知结局如何,让我们随着这些HiAll求职帮的思维训练,面朝前方无限期待;并且也要看好脚下,走好每一 步。 ------------------------------------- 无领导小组讨论就是大家俗称的小组面试,主要考察个人的交际与合作(Relationship Skill & Team Spirits),以及建立在此之上的个人性格与能力(Indivi 阅读全文

posted @ 2013-08-26 19:43 略过天涯 阅读(315) 评论(0) 推荐(0) 编辑

硬件工程师电路设计必须紧记的十大要点

摘要: 一、电源是系统的血脉,要舍得成本,这对产品的稳定性和通过各种认证是非常有好处的。1.尽量采用∏型滤波,增加10uH电感,每个芯片电源管脚要接104旁路电容;2.采用压敏电阻或瞬态二极管,抑制浪涌;3.模电和数电地分开,大电流和小电流地回路分开,采用磁珠或零欧电阻隔开;4.设计要留有余量,避免电源芯片过热,攻耗达到额定值的50%要用散热片。二、输入IO记得要上拉;三、输出IO记得核算驱动能力;四、高速IO,布线过长采用33殴电阻抑制反射;五、各芯片之间电平匹配;六、开关器件是否需要避免晶体管开关时的过冲特性;七、单板有可测试电路,能独立完成功能测试;八、要有重要信号测试点和接地点;九、版本标识; 阅读全文

posted @ 2013-08-26 19:38 略过天涯 阅读(229) 评论(0) 推荐(0) 编辑

面试的“群殴”宝典

摘要: 群殴,也叫做无领导小组面试,是如今很多大公司招聘MT、销售类、市场类职位的首选面试方式,其特点是一次面试的人多,比较适合于海面,节省HR的时间。 从群殴中,在要展示给HR的是你综合能力和素质,比如说领导能力、分析问题能力、沟通表达能力、团队合作能力、专业知识运用能力、情绪控制能力和反应能力等。 由于较常采用,群殴成为很多人的槛!而我个人在Siemens、AVON、GE、华为这四家公司的群殴中都顺利突围,算是积累了一定的经验。在招工过程中,有很多同学和朋友向我请教如何通过群殴,我也是一而再再而三的和他们讲述,为了让大家不再谈群殴色变, 下面就群殴的主要类型及其分析方法、技巧做简单探讨。一、... 阅读全文

posted @ 2013-08-26 19:37 略过天涯 阅读(333) 评论(0) 推荐(0) 编辑

三段式状态机 [CPLD/FPGA]

摘要: 状态机的组成其实比较简单,要素大致有三个:输入,输出,还有状态。 状态机描述时关键是要描述清楚前面提高的几个状态机的要素,即如何进行状态转移;每个状态的输出是什么;状态转移是否和输入条件相关等。 有人习惯将整个状态机写到一个always模块里面,在该模块中同时描述了状态转移,又描述状态的输入和输出。这种写法一般被称为一段式FSM描述方法; 还有一种写法是用2个always模块,其中一个always模块采用同步时序描述状态转移;另一个采用组合逻辑判断状态转移描述状态转移规律,这种写法 被称为两段式FSM描述;还有一种是在两段式基础之上发展出来的,这种写法使用3个always模块,一个always 阅读全文

posted @ 2013-08-26 19:35 略过天涯 阅读(819) 评论(0) 推荐(1) 编辑

有限状态机的三种写法及优缺点

摘要: 状态机描述时关键是要描述清楚前面提到的几个状态机的要素,即如何进行状态转移;每个状态的输出是什么;状态转移是否和输入条件相关等。具体描述时方法各种各样,有的设计者习惯将整个状态机写到1 个always 模块里面,在该模块中即描述状态转移,又描述状态的输入和输出,这种写法一般被称为一段式FSM 描述方法;还有一种写法是将用2 个always 模块,其中一个always 模块采用同步时序描述状态转移;另一个模块采用组合逻辑判断状态转移条件,描述状态转移规律,这种写法被称为两段式FSM 描述方法;还有一种写法是在两段式描述方法基础上发展出来的,这种写法使用3 个always 模块,一个always模 阅读全文

posted @ 2013-08-26 19:34 略过天涯 阅读(5753) 评论(0) 推荐(2) 编辑

数字信号处理C语言集(1.1 随机数的产生)

摘要: main.cpp所建工程文件如下图所示uniform.h#ifndef _UNIFORM_H_ #define _UNIFORM_H_ double uniform(double a,double b, long int *seed); #endifuniform.cpp#include "uniform.h" #include "stdio.h"#define Lamda 2045 #define Miu 1 #define M 1048576double uniform(double a, double b, long int *seed) { do 阅读全文

posted @ 2013-08-26 19:30 略过天涯 阅读(396) 评论(0) 推荐(0) 编辑

10010序列检测器的三段式状态机实现(verilog)

摘要: 序列检测器是时序数字电路设计中经典的教学范例,夏宇闻的《verilog数字系统设计教程》一书中有这个例子,用verilog设计一个“10010”序列的检测器。看完后我觉得F和G两个状态多余了,并且刚学了三段式状态机的写法,所以改写了这个程序,代码如下: 1 module seqdet(nrst,clk,x,z); 2 input nrst,clk; 3 input x; 4 output z; 5 reg z; 6 7 reg [4:0]CS,NS; 8 parameter [4:0] 9 IDLE=5'b00000,10 ... 阅读全文

posted @ 2013-08-26 19:28 略过天涯 阅读(2814) 评论(0) 推荐(1) 编辑

脉冲边沿检测的实现

摘要: module edge_detect(clk, rst_n, trig_in, pose_detect, nege_detect);input clk; //输入时钟input rst_n; //复位信号input trig_in; //输入,待检测的边沿脉冲output pose_detect;//输出,上升沿检测output nege_detect;//输出,下降沿检测reg trig_r0, trig_r1, trig_r2;always @(posedge cl... 阅读全文

posted @ 2013-08-26 19:27 略过天涯 阅读(574) 评论(0) 推荐(1) 编辑

优化时序之补全if else

摘要: 时序优化中重要的一项就是提高模块的最高工作频率,工作频率由关键路径决定,通常的提高工作频率的步骤是:利用时序分析工具找到关键路径,分析关键路径主要延迟是布线延迟还是逻辑延迟,然后轮番十八般武器,如果是逻辑延迟过大就用逻辑切割,插入D触发器,如果布线延迟太长,则复制触发器,减小负载等等,按部就班后,有时可以明显改善,但很多时候由于设计需求所限不能插入触发器,或是面积受限无法复制触发器,这些程式化的优化方法收效就甚微了,此时,该怎么办呢?马克思爷爷曾经说过:“世上任何事物都不是孤立的,而是相互联系的,相互制约,相互作用”。受此启发,我们所看到的关键路径,并不是单单由关键路径上的逻辑决定的,而是由工 阅读全文

posted @ 2013-08-26 19:23 略过天涯 阅读(1800) 评论(0) 推荐(2) 编辑

上一页 1 ··· 3 4 5 6 7 8 下一页

导航