equal love

摘要: 1、精度稳定低一点参考电压VREF稳定; 2、通过设置不同的ADC时钟 和 采样周期 来确定出最适合自己系统的参数; 3、测试思路: 在同样SMPx下,设定不同的时钟得到不同采样时间值; 在同样时钟下,更换SMPx(采样周期值)得到不同采样时间值; 比如:设定56MHZ的时钟不分频,一次1US,SM 阅读全文
posted @ 2017-07-14 14:55 珵诩媛 阅读(4074) 评论(0) 推荐(0) 编辑
摘要: 之前自己做过一个项目的低功耗大约11ua,那时总结下有几点: 1、外设时钟必须切换为内部时钟; 2、不用的外设全部关闭,要用再开就是了; 3、浮空引脚必须配置为下拉; 4、硬件上的上拉、下拉电阻切记不能随便加,使用到的外围芯片也要注意功耗问题; 5、对进入低功耗有好几种情况可以选择(睡眠、停机、待机 阅读全文
posted @ 2017-07-14 11:44 珵诩媛 阅读(800) 评论(0) 推荐(1) 编辑
摘要: 1、空闲中断和别的接收完成(一个字节)中断,发送完成(发送寄存器控)中断的一样是串口中断; 2、空闲中断是接收到一个数据以后,接收停顿超过一字节时间 认为桢收完,总线空闲中断是在检测到在接收数据后,数据总线上一个字节的时间内,没有再接到数据后发生。也就是RXNE位被置位之后,才开始检测,只被置位一次 阅读全文
posted @ 2017-07-14 10:33 珵诩媛 阅读(15464) 评论(0) 推荐(0) 编辑
摘要: 浮空,顾名思义就是浮在半空,输入直接与寄存器挂钩; 开漏,输出0的时候 PMOS管导通IO输出Vdd,输出1的时候 NMOS管导通IO输出Vss(Cmos场效应管); 推挽,输出时候电平确定,同样使用MOS管; 上拉、下拉:就是字面意思也可参考 http://www.cnblogs.com/luck 阅读全文
posted @ 2017-07-14 10:14 珵诩媛 阅读(350) 评论(1) 推荐(1) 编辑
摘要: 1、仿真查看外设的寄存器状态;(时钟、端口配置、通道配置、) 2、检查使用到的端口配置;(时钟、端口配置) 3、检查硬件上的支持; 阅读全文
posted @ 2017-07-14 09:34 珵诩媛 阅读(170) 评论(0) 推荐(0) 编辑
摘要: 硬件图上的上拉下拉: 没有触发时默认接到IO的是高电平就是上拉; 没有触发时默认接到IO的是低电平就是 下拉; (2)对应GPIO的配置 配置与你的外围电路息息相关; 比如下图: 你只能配置为上拉: A低电平--三极管截止--输入高电平; A高电平--三极管导通--输入低电平; 你不配置上拉就会导致 阅读全文
posted @ 2017-07-14 09:16 珵诩媛 阅读(3386) 评论(0) 推荐(0) 编辑