摘要: 实验步骤: 打开51内核的工程,为内核的进行配置引脚,这个过程根据开发板的原理图就进行,引脚包括:clk、复位、LED的驱动管脚。 分配好了之后,记得把没有用的管脚设置为输入三阻态。 (2)设置ROM程序存储模块的编号,目的是在将网表文件下载到FPGA后能够通过QuartusII软件访问ROM模块, 阅读全文
posted @ 2016-03-21 20:51 logic3 阅读(563) 评论(0) 推荐(0) 编辑
摘要: 8051内核介绍 8051内核结构 8051内核说明管脚 该部分的8051内核的顶层信号引脚在8051内核的顶层便可查看到各个引脚模块的定义。引脚的定义和普通的8051单片机相似,区别在于P3口的定义,普通的8051单片机的P3口有双重功能,在对普通的8051单片机编程时,特别是用C进行编程时所面向 阅读全文
posted @ 2016-03-21 20:50 logic3 阅读(3044) 评论(0) 推荐(0) 编辑
摘要: 实验操作 上电 接入5V电源,用配套的线,USB那端接电脑即可; 电源开关 按下电源开关 接串口线 接下载线 现在电脑装串口线驱动 R340qd.zip 双击进行安装 设置串口调试助手 Com1要根据电脑接入的串口标号, 接入测试电压 中间插针为测试电压输入端,右边那个是3.3V,左边那个是地。 实 阅读全文
posted @ 2016-03-21 20:49 logic3 阅读(429) 评论(0) 推荐(0) 编辑
摘要: 实验原理 该实验主要为利用TLC549采集模拟信号,然后将模拟信号的数字量通过串口发送到PC上上位机进行显示,使用到的TLC549驱动模块在进阶实验已经使用到了,串口模块在基础实验也已经使用到了,本实验主要是做一个综合,将数据流进行一个整合。 硬件原理图 实验代码 顶层文件 TLC549驱动 /** 阅读全文
posted @ 2016-03-21 20:48 logic3 阅读(916) 评论(0) 推荐(0) 编辑
摘要: 通信信号源设计原理 通过设计一个DDS信号源,然后将该信号作为载波信号,再对基带信号进行2ASK、2FSK、2PSK、2DPSK调制,进而产生多种通信信号。 设计框图如下: 将PN序列进行2ASK、2FSK、2PSK、2DPSK调制,其中载波发生器提供三种不同的载波信号,按键设置用来选择当前DAC输 阅读全文
posted @ 2016-03-21 20:46 logic3 阅读(1242) 评论(0) 推荐(0) 编辑
摘要: 实验原理 DDS的原理 DDS(Direct Digital Frequency Synthesizer)直接数字频率合成器,也可叫DDFS。 DDS是从相位的概念直接合成所需波形的一种频率合成技术。 不仅可以产生不同频率的正弦波,而且可以控制波形的初始相位。 DDS原理框图 整体框架及其说明 框架 阅读全文
posted @ 2016-03-21 20:43 logic3 阅读(7293) 评论(0) 推荐(1) 编辑
摘要: 伪随机信号发生器 1、伪随机信号发生器原理 伪随机信号发生器又叫PN序列发生器或者是m序列发生器。m序列是一种线性反馈寄存器序列,m序列的产生可以利用r级寄存器产生长度为2^r-1的m序列,该实验中采用3级寄存器产生7序列发生器。其原理框图如下:(实验中反馈的信号采用异或进行反馈) 仿真波形: 2、 阅读全文
posted @ 2016-03-21 20:41 logic3 阅读(1499) 评论(0) 推荐(0) 编辑
摘要: SDRAM和dcfifo的联合 设计原理 在"SDRAM突发读写页"实验中,留下了一个问题,就是从SDRAM读取数据的速度要与SDRAM的驱动时钟同步,这就造成了读出的数据的速率过快,我们很难通过在LED上观察其读出的结果。 在学习了dcfifo之后相信你已经了解了dcfifo的功能,没错这一节就是 阅读全文
posted @ 2016-03-21 20:40 logic3 阅读(802) 评论(1) 推荐(1) 编辑
摘要: 异步dcfifo的原理 Dcfifo即是Double clk fifo,意思是双时钟的fifo。或许你现在还不知道什么是fifo,那我就先从fifo(就是同步fifo,不过同步fifo在实际运用中比较少)开始说起吧! scfifo的原理 一般的fifo是单时钟(读写同步),就是读写用同一个时钟信号, 阅读全文
posted @ 2016-03-21 20:38 logic3 阅读(4147) 评论(0) 推荐(0) 编辑