摘要: 面向OPENCL的ALTERA SDK 使用面向开放计算语言 (OpenCL™) 的 Altera® SDK,用户可以抽象出传统的硬件 FPGA 开发流程,采用更快、更高层面的软件开发流程。在基于 x86 的主机上迅速完成 OpenCL 加速器代码仿真,获得详细的优化报告,包括专门的算法流水线相关信 阅读全文
posted @ 2016-02-29 21:29 logic3 阅读(840) 评论(0) 推荐(0) 编辑
摘要: 软件开发 首先,在硬件工程文件夹里面新建一个software的文件夹用于放置软件部分;打开toolsàNios II 11.0 Software Build Tools for Eclipse,需要进行Workspace Launcher(工作空间)路径的设置,需要注意的是路径中不要含有空格等,然后 阅读全文
posted @ 2016-02-29 21:08 logic3 阅读(1010) 评论(0) 推荐(0) 编辑
摘要: 数码管 硬件开发 新建原理图 打开Quartus II 11.0,新建一个工程,File -> New Project Wizard…,忽略Introduction,之间单击 Next> 进入下一步。分别设置工程工作目录、工程名称。这里需要注意的是工程工作目录中请使用英文,不要含有空格等,否则在后面 阅读全文
posted @ 2016-02-29 21:07 logic3 阅读(1297) 评论(0) 推荐(0) 编辑
摘要: 软件开发 首先,在硬件工程文件夹里面新建一个software的文件夹用于放置软件部分;打开toolsàNios II 11.0 Software Build Tools for Eclipse,需要进行Workspace Launcher(工作空间)路径的设置,需要注意的是路径中不要含有空格等,然后 阅读全文
posted @ 2016-02-29 21:04 logic3 阅读(2331) 评论(0) 推荐(0) 编辑
摘要: 串口 硬件开发 新建原理图 打开Quartus II 11.0,新建一个工程,File -> New Project Wizard…,忽略Introduction,之间单击 Next> 进入下一步。分别设置工程工作目录、工程名称。这里需要注意的是工程工作目录中请使用英文,不要含有空格等,否则在后面使 阅读全文
posted @ 2016-02-29 21:02 logic3 阅读(1124) 评论(0) 推荐(0) 编辑
摘要: 软件开发 首先,在硬件工程文件夹里面新建一个software的文件夹用于放置软件部分;打开toolsàNios II 11.0 Software Build Tools for Eclipse,需要进行Workspace Launcher(工作空间)路径的设置,需要注意的是路径中不要含有空格等,然后 阅读全文
posted @ 2016-02-29 20:59 logic3 阅读(1748) 评论(0) 推荐(0) 编辑
摘要: 定时器 硬件开发 新建原理图 打开Quartus II 11.0,新建一个工程,File -> New Project Wizard…,忽略Introduction,之间单击 Next> 进入下一步。分别设置工程工作目录、工程名称。这里需要注意的是工程工作目录中请使用英文,不要含有空格等,否则在后面 阅读全文
posted @ 2016-02-29 20:58 logic3 阅读(675) 评论(0) 推荐(0) 编辑
摘要: 软件开发 首先,在硬件工程文件夹里面新建一个software的文件夹用于放置软件部分;打开toolsàNios II 11.0 Software Build Tools for Eclipse,需要进行Workspace Launcher(工作空间)路径的设置,需要注意的是路径中不要含有空格等,然后 阅读全文
posted @ 2016-02-29 20:56 logic3 阅读(1245) 评论(0) 推荐(0) 编辑
摘要: 按键中断 硬件开发 新建原理图 1、打开Quartus II 11.0,新建一个工程,File -> New Project Wizard…,忽略Introduction,之间单击 Next> 进入下一步。分别设置工程工作目录、工程名称。这里需要注意的是工程工作目录中请使用英文,不要含有空格等,否则 阅读全文
posted @ 2016-02-29 20:55 logic3 阅读(1390) 评论(0) 推荐(0) 编辑
摘要: 软件开发 参照实验二(led),该实验与实验二(led)的不同之处在于系统的时钟由50M提成为100M。运行结果,在调试窗口输出Hello from Nios II!,并且板上的四个LED灯流动显示,表明测试成功!通过此实验证实,板子支持的运行频率足够高,可达到100M。 实验代码 /* * "He 阅读全文
posted @ 2016-02-29 20:52 logic3 阅读(434) 评论(0) 推荐(0) 编辑
摘要: led_100M 硬件开发 新建原理图 参照实验二(led) QSys调用模块 参照实验二(led) 原理图添加IP模块 参照实验二(led),在调用PLL的时候需要修改系统和SDRAM的时钟频率为100M,其他部分与实验二(led)相同。 大西瓜FPGA-->https://daxiguafpga 阅读全文
posted @ 2016-02-29 20:49 logic3 阅读(385) 评论(0) 推荐(0) 编辑
摘要: 软件开发 首先,在硬件工程文件夹里面新建一个software的文件夹用于放置软件部分;打开toolsàNios II 11.0 Software Build Tools for Eclipse,需要进行Workspace Launcher(工作空间)路径的设置,需要注意的是路径中不要含有空格等,然后 阅读全文
posted @ 2016-02-29 20:45 logic3 阅读(1056) 评论(0) 推荐(0) 编辑
摘要: Led 硬件开发 新建原理图 1、打开Quartus II 11.0,新建一个工程,File -> New Project Wizard…,忽略Introduction,之间单击 Next> 进入下一步。分别设置工程工作目录、工程名称。这里需要注意的是工程工作目录中请使用英文,不要含有空格等,否则在 阅读全文
posted @ 2016-02-29 20:44 logic3 阅读(1139) 评论(0) 推荐(0) 编辑
摘要: hello_world 软件开发 首先,在硬件工程文件夹里面新建一个software的文件夹用于放置软件部分;打开toolsàNios II 11.0 Software Build Tools for Eclipse,需要进行Workspace Launcher(工作空间)路径的设置,需要注意的是路 阅读全文
posted @ 2016-02-29 20:39 logic3 阅读(2054) 评论(0) 推荐(0) 编辑
摘要: hello_world 硬件开发 新建原理图 1、打开Quartus II 11.0,新建一个工程,File -> New Project Wizard…,忽略Introduction,之间单击 Next> 进入下一步。分别设置工程工作目录、工程名称。这里需要注意的是工程工作目录中请使用英文,不要含 阅读全文
posted @ 2016-02-29 20:35 logic3 阅读(5821) 评论(0) 推荐(0) 编辑
摘要: 参考设计:http://cn.mathworks.com/help/hdlcoder/examples/getting-started-with-hardware-software-codesign-workflow-for-altera-soc-platform.html 在进行设计前,需要对Al 阅读全文
posted @ 2016-02-29 20:22 logic3 阅读(1987) 评论(2) 推荐(0) 编辑
摘要: 1 设计内容 本设计是基于FPGA的音频信号FIR低通滤波,根据要求,采用Matlab对WAV音频文件进行读取和添加噪声信号、FFT分析、FIR滤波处理,并分析滤波的效果。通过Matlab的分析验证滤波效果后,将叠加噪声信号的音频信号输出到txt文件里。然后使用Matlab语言编写滤波器模块和测试模 阅读全文
posted @ 2016-02-29 20:06 logic3 阅读(7011) 评论(1) 推荐(2) 编辑