会员
周边
众包
新闻
博问
闪存
赞助商
Chat2DB
所有博客
当前博客
我的博客
我的园子
账号设置
会员中心
简洁模式
...
退出登录
注册
登录
jgliu
博客园
首页
新随笔
联系
订阅
管理
随笔 - 19
文章 - 0
评论 - 155
阅读 -
49万
03 2019 档案
【设计经验】5、Verilog对数据进行四舍五入(round)与饱和(saturation)截位
摘要:一、软件平台与硬件平台 软件平台: 操作系统:Windows 8.1 64-bit 开发套件:Vivado2015.4.2 Matlab2016a 仿真工具:Vivado自带仿真器 二、引言 在利用Verilog写数字信号处理相关算法的过程中往往涉及到对数据的量化以及截位处理。而在实际项目中,一种比
阅读全文
posted @
2019-03-18 14:11
jgliu
阅读(20164)
评论(11)
推荐(12)
编辑
公告
昵称:
jgliu
园龄:
6年8个月
粉丝:
591
关注:
4
+加关注
<
2025年3月
>
日
一
二
三
四
五
六
23
24
25
26
27
28
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
1
2
3
4
5
搜索
常用链接
我的随笔
我的评论
我的参与
最新评论
我的标签
我的标签
verilog
(9)
rapidIO
(6)
serdes
(1)
QSPI Flash
(1)
DDR
(1)
chipscope
(1)
随笔分类
高速接口(6)
接口时序(8)
设计经验(5)
随笔档案
2019年3月(1)
2018年12月(4)
2018年11月(3)
2018年10月(4)
2018年9月(4)
2018年8月(3)
阅读排行榜
1. 【接口时序】4、SPI总线的原理与Verilog实现(71613)
2. 【接口时序】5、QSPI Flash的原理与QSPI时序的Verilog实现(59473)
3. 【高速接口-RapidIO】1、RapidIO协议概述(40265)
4. 【接口时序】6、IIC总线的原理与Verilog实现(38803)
5. 【设计经验】2、ISE中ChipScope使用教程(38443)
评论排行榜
1. 【接口时序】5、QSPI Flash的原理与QSPI时序的Verilog实现(48)
2. 【接口时序】6、IIC总线的原理与Verilog实现(22)
3. 【接口时序】4、SPI总线的原理与Verilog实现(21)
4. 【接口时序】8、DDR3驱动原理与FPGA实现(一、DDR的基本原理)(12)
5. 【设计经验】5、Verilog对数据进行四舍五入(round)与饱和(saturation)截位(11)
推荐排行榜
1. 【接口时序】4、SPI总线的原理与Verilog实现(23)
2. 【接口时序】6、IIC总线的原理与Verilog实现(15)
3. 【接口时序】5、QSPI Flash的原理与QSPI时序的Verilog实现(14)
4. 【设计经验】5、Verilog对数据进行四舍五入(round)与饱和(saturation)截位(12)
5. 【高速接口-RapidIO】1、RapidIO协议概述(12)
最新评论
1. Re:【接口时序】5、QSPI Flash的原理与QSPI时序的Verilog实现
你好,有没有W25Q128BV Quad SPI Flash的仿真模型
--liuguan
2. Re:【接口时序】5、QSPI Flash的原理与QSPI时序的Verilog实现
@shiyang3345 这个16没写进去 写的是00 rom数据出的晚 导致第一个钟采集的数据是上个钟的高四位,导致当高四位变化时,数据来不及,例如00001111(15)到00010000(16)...
--第五城市
3. Re:【高速接口-RapidIO】6、Xilinx RapidIO核仿真与包时序分析
@GXTon 你好呀,关于这个地址的回答您有答案了吗...
--LapseCH
4. Re:【设计经验】1、Verilog中如何规范的处理inout信号
assign IO_data = (Control == 1’b0)? I_data_in : 1'bz ; 楼主您好,您在这篇博客说双向信号这样处理最好,在IIC那篇里面是这样写的, assign ...
--含泪的微笑猪小p
5. Re:【高速接口-RapidIO】3、RapidIO串行物理层的包传输过程
感谢分享,受益匪浅!
--啊么么三
点击右上角即可分享