03 2022 档案

摘要:hp AXI-FULL接口进行数据交互,GP接口 AXI-LITE进行对DMA的寄存器配置 smartconne带宽更高,大量数据,连接HP接口。 也可以直接回环,不连接到 AXI STREAM FIFO。为了模拟跟stream流的 io 外设 做数据搬运该如何操作 确保DMA的数据传到DDR3 阅读全文
posted @ 2022-03-27 22:26 涛大林 阅读(210) 评论(0) 推荐(0) 编辑
摘要:microdma 高优化的DMA,使用较少的资源。这个选项一般用在传输非常少量数据的场景 阅读全文
posted @ 2022-03-27 13:50 涛大林 阅读(101) 评论(0) 推荐(0) 编辑
摘要:UG1037 AXI 高级扩展接口 AMBA的一部分:AMBA高级微控制器总线架构 aw 写地址通道 w 写数据通道 b 写响应信号 ar 读地址通道 r 读数据通道 MASTER先发送 读地址和控制信息 到SLAVE,从机接收到之后会返回读数据 读和写是分离的,可以进行双向传输 HI0022D A 阅读全文
posted @ 2022-03-26 16:52 涛大林 阅读(928) 评论(0) 推荐(0) 编辑
摘要:不同类型的芯片有不同的选择,比如数字信号处理类的芯片偏好MATLAB 这个阶段需要大量的时间,数以月计 在该功能之前,所以的工作都可以认为是虚拟的,和现实无关的,而从逻辑综合开始,后续的所以工作,都将与工艺的物理特性,电特性等 逻辑综合的功能主要是将VERILOG HDL格式的文本映射为网表格式的文 阅读全文
posted @ 2022-03-03 11:33 涛大林 阅读(188) 评论(0) 推荐(0) 编辑
摘要:AMP:多核处理器运行方式。 通信:两个CPU之间的通信 ARM+DSP 或者ARM+FPGA FPGA就可以起到硬件加速功能 ZYNQ也算异构多核,尽管两个C9处理器完全相同,但是因为有FPGA,所以整体上可以说是异构多核的 以ZYNQ为例。 DDR3内存时两个CPU共用的 ,注意分配时不能重合 阅读全文
posted @ 2022-03-02 16:55 涛大林 阅读(561) 评论(0) 推荐(0) 编辑
摘要:C代码功能: 先接收串口的数据,之后将接收到的数据写到 BRAM里边,写完之后再读出来。 /* * main.c * * Created on: 2022年3月6日 * Author: lht */ #include "xil_printf.h" #include "stdio.h" #includ 阅读全文
posted @ 2022-03-02 09:40 涛大林 阅读(548) 评论(0) 推荐(0) 编辑
摘要:*P *Q 指针变量都是4个字节,占4给字节存储单元。指针变量用来存储地址值。 int *p 只能存放整形变量的地址 double *q 只能存放DOUBLE变量的地址 变量也有自己的地址,指针变量也有自己的存储地址,指针变量在内存里边也占了4个字节,每个字节也有自己的地址 取地址S 赋值给 指针 阅读全文
posted @ 2022-03-01 16:28 涛大林 阅读(106) 评论(0) 推荐(0) 编辑

点击右上角即可分享
微信分享提示