lanlingshan

 

2013年2月22日

NPN和PNP三极管的区别(转载)

摘要: NPN和PNP三极管的区别。另附全系列三极管应用参数 NPN和PNP主要就是电流方向和电压正负不同,说得“专业”一点,就是“极性”问题。 NPN 是用 B→E 的电流(IB)控制 C→E 的电流(IC),E极电位最低,且正常放大时通常C极电位最高,即 VC > VB > VE PNP 是用 E→B 的电流(IB)控制 E→C 的电流(IC),E极电位最高,且正常放大时通常C极电位最低,即 VC < VB < VE 总之 VB 一般都是在中间,VC 和 VE 在两边,这跟通常的 BJT 符号中的位置是一致的,你可以利用这个帮助你的形象思维和记忆。而且BJT的各极之间虽然不 阅读全文

posted @ 2013-02-22 18:00 lanlingshan 阅读(1117) 评论(0) 推荐(0) 编辑

异步时钟域的亚稳态问题和同步器(转载)

摘要: Metastability in the asynchronous clocks and Synchronizer摘要:相较纯粹的单一时钟的同步电路设计,设计人员更多遇到的是多时钟域的异步电路设计。因此,异步电路设计在数字电路设计中的重要性不言而喻。本文主要就异步设计中涉及到的亚稳态问题,作简要介绍,并提出常用的解决办法——即同步器的使用。关键词:异步电路设计、亚稳态、同步器。Abstract: Compared with the pure one-clock synchronous designs,the designers more often deal with the multi-cl 阅读全文

posted @ 2013-02-22 09:29 lanlingshan 阅读(755) 评论(0) 推荐(0) 编辑

跨越鸿沟:同步世界中的异步信号(转自与非网)

摘要: 只有最初级的逻辑电路才使用单一的时钟。大多数与数据传输相关的应用都有与生俱来的挑战,即跨越多个时钟域的数据移动,例如磁盘控制器、CDROM/DVD 控制器、调制解调器、网卡以及网络处理器等。当信号从一个时钟域传送到另一个时钟域时,出现在新时钟域的信号是异步信号。 在现代 IC、ASIC 以及FPGA 设计中,许多软件程序可以帮助工程师建立几百万门的电路,但这些程序都无法解决信号同步问题。设计者需要了解可靠的设计技巧,以减少电路在跨时钟域通信时的故障风险。 基础 从事多时钟设计的第一步是要理解信号稳定性问题。当一个信号跨越某个时钟域时,对新时钟域的电路来说它就是一个异步信号。接收该信号的... 阅读全文

posted @ 2013-02-22 09:21 lanlingshan 阅读(408) 评论(0) 推荐(0) 编辑

导航