摘要: 某系统由下图所示的冗余部件构成。若每个部件的千小时可靠度都为 R ,则该系统的千小时可靠度为( (1-(1- R)3)( 1- (1- R)2) ) 某计算机系统由下图所示的部件构成,假定每个部件的千小时可靠度都为R,则该系统的千小时可靠度为( R(1-(1-R)2)2 )。 软件产品的可靠性并不取 阅读全文
posted @ 2018-05-08 21:36 老乌龟 阅读(366) 评论(0) 推荐(0) 编辑
摘要: 某四级指令流水线分别完成取指、取数、运算、保存结果四步操作。 若完成上述操作的时间依次为 8ns、9ns、4ns、8ns,则该流水线的操作周期应至少为( 9 )ns。 计算机在一个指令周期的过程中,为从内存读取指令操作码,首先要将( 程序计数器(PC) )的内容送到地址总线上。 将一条指令的执行过程 阅读全文
posted @ 2018-05-08 21:31 老乌龟 阅读(998) 评论(0) 推荐(0) 编辑
摘要: 以下关于总线的叙述中,不正确的是( 单总线结构在一个总线上适应不同种类的设备,设计简单且性能很高 )。 CPU是在( 一个总线周期 )结束时响应DMA请求的。 总线宽度为32bit,时钟频率为200MHz,若总线上每5个时钟周期传送一个32bit的字,则该总线的带宽为 ( 160 ) MB/S。 解 阅读全文
posted @ 2018-05-08 21:05 老乌龟 阅读(438) 评论(0) 推荐(0) 编辑
摘要: 计算机运行过程中,CPU 需要与外设进行数据交换。采用( 中断方式和 DMA 方式 )控制技术时,CPU与外设可并行工作 解析:中断方式,在外设做好数据传送之前,CPU可做自己的事情。发出中断请求之后,CPU响应才会控制其数据传输过程 ,因此能一定程度上实现CPU和外设的并行。而DMA方式由DMAC 阅读全文
posted @ 2018-05-08 20:53 老乌龟 阅读(298) 评论(0) 推荐(0) 编辑
摘要: 内存按字节编址。若用存储容量为 32Kx8bit 的存储器芯片构成地址从A0000H到DFFFFH的内存,则至少需要( 8 )片芯片。 计算机系统的主存主要是由( DRAM )构成的。 假如有3块容量是300G的硬盘做RAID5阵列,则这个RAID5的容量是( 600G )。 某计算机系统页面大小为 阅读全文
posted @ 2018-05-08 20:53 老乌龟 阅读(1078) 评论(0) 推荐(0) 编辑
摘要: CPU:执行算术运算或者逻辑运算时,常将源操作数和结果暂存在­( 累加器 (AC) )中。 在程序运行过程中,CPU需要将指令从内存中取出并加以分析和执行。CPU依据( 指令和数据的寻址方式 )来区分在内存中以二进制编码形式存放的指令和数据。 属于CPU中算术逻辑单元的部件是( 加法器 )。 在CP 阅读全文
posted @ 2018-05-08 20:52 老乌龟 阅读(1078) 评论(0) 推荐(0) 编辑
摘要: 本类编写于2018-05-08!2018-05的网络中级工程师考题未必会收集,若是收集,以后再说 阅读全文
posted @ 2018-05-08 20:37 老乌龟 阅读(156) 评论(0) 推荐(0) 编辑
摘要: 作者:知乎用户链接:https://www.zhihu.com/question/20131784/answer/28026813来源:知乎著作权归作者所有。商业转载请联系作者获得授权,非商业转载请注明出处。 一共有0~6一共7种,这其中RAID 0、RAID1、RAID 5和RAID6比较常用。R 阅读全文
posted @ 2018-05-08 20:33 老乌龟 阅读(6053) 评论(0) 推荐(0) 编辑