摘要: Verilog HDL 之 8-3编码器原理: 在数字系统中,常常需要将某一信息(输入)变换为某一特定的代码(输出)。把二进制码按一定的规律排列,例如8421码、格雷码等,使每组代码具有一特定的含义(代表某个数字或是控制信号)称为编码。具有编码功能的逻辑电路称为编码器。编码器有若干个输入,在某一时刻只有一个输入被转换为二进制码。例如8线-3线编码器和10线-4线编码器分别有8输入、3位输出和10位输入、4位输出。下面是8-3编码器的真值表。实验环境: 硬件:AR2000核心板、SOPC-MBoard板、PC 机、ByteBlaster II 下载电缆 软件:ModelSim 、Alter... 阅读全文
posted @ 2011-07-19 14:50 让linux飞一会儿 阅读(27788) 评论(1) 推荐(4) 编辑
摘要: Verilog HDL是一种用于数字系统设计的硬件描述语言,它可用来进行各种级别的逻辑设计,以及数字逻辑系统的仿真验证、时序分析和逻辑综合。Verilog HDL 是目前应用最广泛的一种硬件描述语言。 学好硬件的最高境界是心中要有电路,对于我们刚刚接触FPGA以及Verilog HDL的人来说,最重要的是要多理解,多练习,多思考,多总结。 下面将对Verilog HDL进行一系列的实例应用,让我们对Verilog HDL 语言有一些直观的理解,看看Verilog HDL能为我们做什么事。 PS:有颜色的是有对应链接的。一二部分总结比较简单,后面的部分可仔细看看。目录:一、组合逻辑实验... 阅读全文
posted @ 2011-07-19 10:30 让linux飞一会儿 阅读(16984) 评论(7) 推荐(7) 编辑