每天进步一点点------Xilinx IP 内核

ISE 设计套件 11.1 版本中提供了众多全新的 IP 内核。
数学函数:
Multiply Adder v2.0 —— 执行两个操作数的乘法,并采用 XtremeDSP™ 解决方案切片将完全精确的乘积与第三个操作数相加(或相减)。
Multiply Accumulator v2.0 —— 接受两个操作数,即一个乘数和一个被乘数,获得的乘积用 XtremeDSP 片加上(或减去)上一个结果。

视频和图像处理:
Color Correction Matrix v1.0 —— 高度优化的常量系数矩阵乘法核心,使用 XtremeDSP 切片校正视频数据流的色彩;
Color Filter Array Interpolation v1.0 —— 高质量硬件块,插在 RAW 传感器数据和 RGB 色域之间;
Defective Pixel Correction v1.0 —— 针对“实时”运算优化的 IP,可根据相邻像素用内插值自动检测并校正缺陷像素;
Gamma Correction v1.0 —— 经过全面检测和优化的硬件块,可操作每个像素的值,从而实现伽玛调节;
Image Processing Pipeline v1.0 —— 具备丰富特性的专用硬件内核,经精心优化可从 CMOS/CCD 传感器通过既定的一组参数自动生成图像;
Video Scaler v1.0 —— 高质量扩展解决方案,可实施多相和线性插入等多种设计方案,从而实现上下缩放扩展。

此外,ISE 设计套件 11.1 还显著改进 Xilinx CORE Generator™ System,其中包括:
通过选择“仅与选定部件兼容的 IP”查看所选器件系列的 IP 内核支持;
生成 ISE 项目文件,以协助项目浏览器( Project Navigator)中 IP 内核的集成和管理;
选中的视频和图像处理内核可生成“EDK Pcore”,以便在 Xilinx Platform Studio 项目中集成和管理 IP 内核;
以下 IP 内核具有自动将内核更新为最新版本的功能:Adder Subtractor、Accumulator、Binary Counter、Block Memory Generator、Complex Multiplier、CORDIC、Multiplier 以及 RAM-based Shift Register 等;
能借助不同于最初生成内核所使用的项目设置重新生成所有 IP 内核。

posted on 2013-08-19 20:41  空气微凉  阅读(1207)  评论(0编辑  收藏  举报

导航