01 2012 档案

摘要:1. 到http://www.hjtag.com/下载最新版的H-JTAG 安装好后,如下图所示设置好AXD: 添加H-JTAG.dll,该dll文件在H-JTAG的安装目录下可以找到 设置好过后,在ADS1.2的界面中点击如下按钮即可以进行调试: 弹出对应的调试界面,可以看到执行LDR r0,=0x56000000候,左边的寄存器的值发生了变化,还可以看到下一条将要... 阅读全文
posted @ 2012-01-04 19:30 justinzhang 阅读(3700) 评论(0) 推荐(1) 编辑
摘要:软件断点和硬件断点的区别和数量限制 所有的ARM7/ARM9芯片,内部有2个断点单元。断点单元可以用于设置硬件断点或是软件断点。 先说说硬件断点和软件断点的区别。硬件断点是通过监测地址来触发断点的。所以,硬件断点可以设置在任何地方,不管是FLASH,ROM还是RAM,只要给定地址就可以了。而软件断点是通过监测特定的指令来触发断点的。在某个地址设置软件断点的时候,仿... 阅读全文
posted @ 2012-01-04 11:28 justinzhang 阅读(2460) 评论(0) 推荐(0) 编辑
摘要:来源:http://www.360doc.com/content/11/0304/13/5560050_98030898.shtml 一直以来对于ARM体系中所描述的RO,RW和ZI数据存在似是而非的理解,这段时间对其仔细了解了一番,发现了一些规律,理解了一些以前书本上有的但是不理解的东西,我想应该有不少人也有和我同样的困惑,因此将我的一些关于RO,RW和ZI的理解写出来,希望能对大家有所帮... 阅读全文
posted @ 2012-01-03 19:44 justinzhang 阅读(1371) 评论(0) 推荐(1) 编辑
摘要:1、PLL(锁相环) 为了降低电磁干扰和降低板间布线要求,芯片外接的晶振频率通常很低(这块板子用的12MHz),通过时钟控制逻辑的PLL提高系统使时钟。锁相环起到的是倍频的作用,锁相环的使用有锁定和连接的过程。(有的芯片锁定连接过程是自动完成的比如S3C2440,有的则需要手动编程实现锁定和连接,总之PLL属于一种片上外设,不同厂家的产品使用上略有不同) 以S3C2410为例,其... 阅读全文
posted @ 2012-01-03 14:20 justinzhang 阅读(2050) 评论(0) 推荐(0) 编辑