qiuri2008

  博客园 :: 首页 :: 博问 :: 闪存 :: 新随笔 :: 联系 :: 订阅 订阅 :: 管理 ::

2019年4月20日

摘要: 一、stm32的中断和异常 Cortex拥有强大的异常响应系统,它能够打断当前代码执行流程事件分为异常和中断,它们用一个表管理起来,编号为0~15为内核异常,16以上的为外部中断,这个表就是中断向量表。而stm32对这个表重新进行了编排,把编号从-3~6定义为系统异常,编号为负的内核异常不能设置优先 阅读全文
posted @ 2019-04-20 15:01 江召伟 阅读(1085) 评论(0) 推荐(0) 编辑

摘要: 一、CMSIS标准 ST公司的stm32采用的是cortex-m3内核,内核是整个微处理器的CPU。该内核是ARM公司设计的一种处理器体系架构。内核与外设的关系就像PC上的CPU与硬盘、主板、内存等的关系一样。 基于cortex系列的处理器内核都是一样的,区别在于除内核以外的外设的差异,由于这些差异 阅读全文
posted @ 2019-04-20 15:00 江召伟 阅读(616) 评论(0) 推荐(0) 编辑

摘要: 转自:http://www.cnblogs.com/chineseboy/archive/2013/03/14/2956782.html 前题: 反复阅读了<<M3权威指南>>和<<stm32不完全手册>>的相关章节。 至于中断的什么优先级,什么优先级分组,使能之类的原理,就不再赘述。这里主要是记载 阅读全文
posted @ 2019-04-20 14:30 江召伟 阅读(508) 评论(0) 推荐(0) 编辑