数字电路电平标准

数字电子_数字电路常见电平标准

作者:jason-wrj

分类:电子技术

标签:硬件电路,电子技术,数字电子技术

更多:www.dioit.com——迪欧IT——嵌入式电子智能技术

 

一、常见电平标准

1、TTL电平电路

 【TTL即Transistor-Transistor Logic gate,只在5V或以下工作,TTL电平的噪声容限为0.4V】

(1)、TTL(VCC=5V)

 输出:Voh>2.4V,Vol<0.4V 输入:Vih>2.0V,Vil<0.8V

(2)、LVTTL_3.3V(VCC=3.3V)

 输出:Voh>2.4V,Vol<0.4V 输入:Vih>2V,Vil<0.8V

(3)、LVTTL_2.5V(VCC=2.5V)

 输出:Voh>2.0V,Vol<0.2V 输入:Vih>1.7V,Vil<0.7V

2、CMOS电平电路

 【CMOS即Complementary Metal Oxide Semiconductor,工作电压范围较宽,可达到12V,CMOS的噪声容限为1.5V】

(1)、CMOS(VCC=5V)

 输出:Voh>4.99V,Vol<0.01V 输入:Vih>3.5V,Vil<1.5V

(2)、LVCMOS_3.3V(VCC=3.3V)

 输出:Voh>=3.2V,Vol<=0.1V 输入:Vih>=2.0V,Vil<=0.7V

(3)、LVCMOS_2.5V(VCC=2.5V)

 输出:Voh>=2V,Vol<=0.1V 输入:Vih>=1.7V,Vil<=0.7V

3、 RS232电平电路

 【采用负逻辑】
 -15v ~ -3v 代表1
 +3v ~ +15v 代表0

4、RS485和RS422电平电路

 【两者均采用差分传输(平衡传输)的方式】
 +2 ~ +6v 代表1
 -2 ~ -6v 代表0

5、LVDS电平高速差分电路

 【LVDS即Low-Voltage Differential Signaling,功耗相对较低,是一种利用低压差分信号传输高速信号的电平标准。】

 LVDS特点:低压,低功耗,噪声抑制能力强。

 LVDS共模电压:Vcm为1.2V

 LVDS输出摆幅:Vod为±325mV

 LVDS输出电压:Voh为1.3625V,Vol为1.0375V

 LVDS参考电源:Ground

 LVDS数据率:高达3.125Gbps

6、ECL,PECL和LVPECL电平高速差分电路

 【ECL即Emitter Coupled Logic射极耦合逻辑,采用的是差分结构输出,并需要负电源供电。】

 ECL以VCC为零电压,VEE为-5.2 V电源。Voh=VCC-0.9 V=-0.9 V,Vol=VCC-1.7 V=-1.7 V。

 【PECL即Positive Emitter Coupled Logic正电源射极耦合逻辑,采用的是差分结构输出,并需要正电源供电。】

 PECL以VEE为零电压,VCC接+5V电源。

 【LVPECL即Low-Voltage Positive Emitter Coupled Logic低压差正电源射极耦合逻辑,功耗相对中等偏高,采用的是差分结构输出,并需要正电源供电。】

 LVPECL以VEE为零电压,一般VCC接+3.3V电源和+2.5V电源。

 LVPECL共模电压:Vcm为VCC-1.4V

 LVPECL输出摆幅:Vod为±800mV

 LVPECL输出电压:Voh为VCC-1V,Vol为VCC-1.8V

 LVPECL参考电源:VCC

 LVPECL数据率:高达10Gbps

 7、CML电平高速差分电路

 【CML即Current Mode Logic电流模式逻辑电平,功耗相对中等,采用恒流驱动,内置匹配电阻,使用简单,短距离高速应用中最多。】

 CML共模电压:Vcm为VCC-0.2V

 CML输出摆幅:Vod为±400mV

 CML输出电压:Voh为VCC,Vol为VCC-0.4V

 CML参考电源:VCC

 CML数据率:高达10Gbps

8、HCSL电平高速差分电路

 【HCSL高速电流控制逻辑】

 HCSL共模电压:Vcm为350mV

 HCSL输出摆幅:Vod为±700mV

 HCSL输出电压:Voh为700mV,Vol为0V

 HCSL参考电源:Ground

 

 

迪欧IT

 

迪欧智慧

posted @ 2019-01-11 17:18  jason-wrj  阅读(1322)  评论(0编辑  收藏  举报