随笔分类 -  备战秋招

为在校生提供基础知识支援
摘要:校招总结—FPGA从入门到放弃 感谢咸鱼FPGA的授权转发,原文地址为https://www.cnblogs.com/xianyufpga/ 其实 offer 早就定下来了,最近忙着入党考试,现在才腾出时间来写个总结。我校招开始于 7 月底,算是比较晚了,后面加了各大校招交流群,发现很多同学都是过完 阅读全文
posted @ 2020-10-27 10:09 空白MAX 阅读(2005) 评论(0) 推荐(2)
摘要:前言 当前的时间节点,提前批接近尾声,而正式批即将开始。参与提前批的过程中,有一些收获想要分享给大家,希望能够帮助大家更好的准备接下来的正式批求职。 今年对于我们ICer来说,又是一个特殊的年份。一方面,资本进一步加大了对芯片领域的投资,给我们带来的是更多的就业选择,可选企业越来越多。另一方面,华为 阅读全文
posted @ 2020-08-14 19:24 空白MAX 阅读(830) 评论(0) 推荐(4)
摘要:欢迎关注个人公众号摸鱼范式 序列模三(整除3)检测器 授权转发 作者:love小酒窝 链接:https://www.cnblogs.com/lyc-seu/p/12768321.html 描述:输入口是1bit,每次进来一位数据,检查当前序列是否能整除3,能则输出1,否则输出0. 例如: 序列=1, 阅读全文
posted @ 2020-05-10 18:05 空白MAX 阅读(824) 评论(0) 推荐(0)
摘要:欢迎关注公众号 摸鱼范式 前期准备了两个项目,一个是集创赛,一个是复微杯的,面试中主要就是在讨论这两个项目内容。 投递的岗位都是数字IC设计与验证,我的简历偏向验证。 平头哥 4.16投递简历,没有笔试 4.27中午电话协商电话面试时间。下午四点电话面试,时长20分钟,全程聊项目。最后问了一下关于实 阅读全文
posted @ 2020-05-08 11:21 空白MAX 阅读(3893) 评论(11) 推荐(1)
摘要:欢迎关注个人公众号摸鱼范式 数字IC设计笔试面试经验总结(2019年) 感谢知乎网友不息 不止的授权转发 原文链接:https://zhuanlan.zhihu.com/p/88388020 0.前言 经过了几个月的跌跌撞撞,终于结束了自己的秋招。最近有师弟师妹私聊问我面试感悟,我仿佛又回想起几个月 阅读全文
posted @ 2020-05-06 11:41 空白MAX 阅读(719) 评论(0) 推荐(0)
摘要:欢迎关注个人公众号摸鱼范式 FIFO深度计算 作者:星雨夜澈 出处:http://www.cnblogs.com/dxs959229640/ 声明:欢迎转载,但未经作者同意必须保留此段声明,且在文章页面明显位置给出原文链接。 数字IC设计中我们经常会遇到这种场景,工作在不同时钟域的两个模块,它们之间 阅读全文
posted @ 2020-05-06 00:44 空白MAX 阅读(464) 评论(0) 推荐(0)
摘要:欢迎关注个人公众号摸鱼范式 ASIC工程师面试经验分享 来自牛客网网友ece511授权转发 https://www.nowcoder.com/discuss/351612 本人专业电子信息工程,暑期在上海某外企做fpga相关的实习,9月开始投简历,主要找ASIC/FPGA 设计验证相关的岗。投了N家 阅读全文
posted @ 2020-05-03 21:10 空白MAX 阅读(5873) 评论(0) 推荐(1)
摘要:欢迎关注个人公众号摸鱼范式 异步FIFO 参考资料为Clifford E. Cummings的论文。 1.0 摘要 异步FIFO是一种FIFO设计,数据从一个时钟域进入到FIFO,在另一个时钟域读取数据,并且两个时钟域是异步。 异步FIFO的用于将数据从一个时钟域安全准确地传递到另一个时钟域。 设计 阅读全文
posted @ 2020-05-03 21:05 空白MAX 阅读(1186) 评论(0) 推荐(0)
摘要:欢迎关注个人公众号摸鱼范式 版权声明: 本文作者: 烓围玮未 首发于知乎专栏:芯片设计进阶之路 转发无需授权,请保留这段声明。 复位 首先上思维导图: 如果要问“芯片中怎么复位才对?” 很多人都会回答“异步复位同步释放”。 但是为什么要用异步复位同步释放,是不是所有的芯片都必须采用这种方式,估计很少 阅读全文
posted @ 2020-05-03 21:02 空白MAX 阅读(937) 评论(0) 推荐(0)
摘要:欢迎关注个人公众号摸鱼范式 版权声明: 本文作者: 烓围玮未 首发于知乎专栏:芯片设计进阶之路 转发无需授权,请保留这段声明。 单bit信号跨时钟域的处理 信号跨时钟域,根据两个异步时钟之间的关系可以分为: 信号从快时钟域到慢时钟域; 信号从慢时钟域到快时钟域; 单bit信号一般采用同步器来做CDC 阅读全文
posted @ 2020-04-28 15:14 空白MAX 阅读(1142) 评论(0) 推荐(0)
摘要:欢迎关注个人公众号摸鱼范式 版权声明: 本文作者: 烓围玮未 首发于知乎专栏:芯片设计进阶之路 转发无需授权,请保留这段声明。 亚稳态 随着芯片设计越来约复杂,功耗问题越来越成为首要问题,单纯的单时钟芯片已经是一种奢望,大部分芯片都会由多个甚至几十上百个异步时钟驱动。只要有多个时钟,就会碰到跨时钟域 阅读全文
posted @ 2020-04-28 15:07 空白MAX 阅读(1152) 评论(0) 推荐(0)
摘要:欢迎关注个人公众号摸鱼范式 加法器相关 半加器和全加器的区别在于,是否有进位输入端,可以直观地理解为,半加器是两个一比特相加,而全加器是三个一比特相加,输出结果和进位信号。 半加器 半加器的真值表如下图 输入 输出 A B C S 0 0 0 0 0 1 0 1 1 0 0 1 1 1 1 0 其逻 阅读全文
posted @ 2020-04-25 17:50 空白MAX 阅读(1297) 评论(0) 推荐(0)