摘要: 锁存器 基本双稳态电路 电路图如下: 若Q=1,则电流在电路中流动后又进一步保证Q=1;反之亦然。故只要该电路进入了一个状态,他就会保持这个状态下去,具有存储的效果(当然,其没有控制机构不能作为真的存储设备)。我们可通过检验Q电平水平得知其所处的状态。 SR锁存器 基本SR锁存器原理 基本SR锁存器 阅读全文
posted @ 2023-02-25 13:42 臭脚 阅读(946) 评论(0) 推荐(0) 编辑
摘要: 组合逻辑电路 组合逻辑电路分析 初步分析应该是比较简单的,将电路从左看到右边看边写就行,之后再进行化简即可。化简过程中的问题不再赘述。有时候可能会让写真值表、波形图之类的。 波形图按照上图所画照着画就行。ABC组合一共有八种状态,可将其对应到三位的二进制数上。若把ABC当作一个二进制数,就可以很好地 阅读全文
posted @ 2023-02-25 13:42 臭脚 阅读(1081) 评论(0) 推荐(0) 编辑
摘要: 逻辑门电路 CMOS逻辑门电路的不同输出结构及参数 CMOS漏极开路门和三态输出门电路 漏极开路门 工程时,我们有时需要将两个门的输出端并联实现与逻辑(此功能成为线与)。但我们不能直接将输出端连在一起,因为这样可能造成电流过大,而且可能两个低电平组合成高电平造成无法区分高低电平。 这一问题我们使用O 阅读全文
posted @ 2023-02-25 13:41 臭脚 阅读(631) 评论(0) 推荐(0) 编辑
摘要: 触发器 触发器电路结构及工作原理 本节讨论另一 种对脉冲边沿敏感的双稳态电路。如前所述,D锁存器在使能信号上为逻辑期间更新状态。在这期间,它的输出会随输人信号变化。而很多时序电路要求存储电路只对时钟信号的上升沿或下降沿敏 感,而在其他时刻保持状态不变,例如后面将要讨论的移位寄存器和计数器。这种对时钟 阅读全文
posted @ 2023-02-25 13:41 臭脚 阅读(457) 评论(0) 推荐(0) 编辑
摘要: 时序电路 基本概念 基本结构与分类 基本结构 时序电路基本结构如图所示: I为输入信号,O为输出信号,E为驱动存储电路转换为下一状态的激励信号,S为存储电路状态,称为状态信号,亦称状态变量,它表示时序电路当前的状态,简称现态。状态变量S被反馈到组合电路的输人端,与输人信号1一起决定时序电路的输出信号 阅读全文
posted @ 2023-02-25 13:41 臭脚 阅读(1410) 评论(0) 推荐(0) 编辑
摘要: 触发器 触发器电路结构及工作原理 本节讨论另一 种对脉冲边沿敏感的双稳态电路。如前所述,D锁存器在使能信号上为逻辑期间更新状态。在这期间,它的输出会随输人信号变化。而很多时序电路要求存储电路只对时钟信号的上升沿或下降沿敏 感,而在其他时刻保持状态不变,例如后面将要讨论的移位寄存器和计数器。这种对时钟 阅读全文
posted @ 2023-02-25 13:41 臭脚 阅读(114) 评论(0) 推荐(0) 编辑