摘要: 要求:调用PLL—IP核,50Mhz晶振输入,输出四路时钟不同信号:100Mhz,25Mhz,50Mhz(90°相位),50Mhz(20%占空比)。 芯片型号:cyclone Ⅳ EP4CE10F17C8 平台工具:Quartus II 15.0 (64-bit)、Modelsim SE-64 10.4 阅读全文
posted @ 2024-06-02 19:45 Handat 阅读(662) 评论(1) 推荐(0) 编辑
摘要: 【基本信息】 需求:verilog程序,显示任意六位字符或数值,包含点号,且能够按需点亮位数。(学习篇) 芯片型号:cyclone Ⅳ EP4CE10F17C8 数码管属性:六位、八段 【最终成果图】 经过多轮测试,最后代码程序满足设计要求,但结合仿真发现了一个问题,仿真和上机不匹配,当然还是要以上 阅读全文
posted @ 2024-06-02 13:32 Handat 阅读(206) 评论(0) 推荐(0) 编辑