上一页 1 2 3 4 5 6 7 8 9 10 ··· 23 下一页
摘要: 下面说明,GPIO被谁控制,需要通过GPIO外设的相关寄存器配置来实现,这个如果没有双核运行需求是不容易注意到的。 阅读全文
posted @ 2022-02-10 21:01 艾诺洛格_泡尔斯伊 阅读(50) 评论(0) 推荐(0)
摘要: 需要用到8个PWM模块,,配置出来后,发现发波不同步。 下图是原因之一: 在void InitPeripheralClocks(void)函数中, CpuSysRegs.PCLKCR0.bit.TBCLKSYNC = 0;这句话要置零,等待模块配置好了... 阅读全文
posted @ 2022-02-10 21:01 艾诺洛格_泡尔斯伊 阅读(228) 评论(0) 推荐(0)
摘要: 运放输入采用电流负反馈,电流负反馈极大的减小了运放输入侧看进去的阻抗,表面看小阻抗不易拾取全部的输入信号电压,但是这么认识是不对的。输入阻抗减小到1/(1+AF),让正向输入端对PGBD的阻抗为0,于是信号电压可以全部加在电阻R4,R2,R3,R10上,这样... 阅读全文
posted @ 2022-02-10 21:01 艾诺洛格_泡尔斯伊 阅读(163) 评论(0) 推荐(0)
摘要: 信号电压源被改造成电流源,并联反馈,输入阻抗降低为运放开环输入阻抗的1/(1+T),参见格林模电的page568 电压采样系数-10k/3000k=-1/300, 阅读全文
posted @ 2022-02-10 21:01 艾诺洛格_泡尔斯伊 阅读(241) 评论(0) 推荐(0)
摘要: AMCV311输出差分信号,转成单端输出。参考AMC1311EVM Users Guide 阅读全文
posted @ 2022-02-10 21:01 艾诺洛格_泡尔斯伊 阅读(190) 评论(0) 推荐(0)
摘要: 在用28379的PWM中断的时候,中断配置在计数值等于周期值的时候进入,但是运行的时候总是跳入了DSP默认的中断: interrupt void EPWM1_ISR(void) { // // Insert ISR Code here ... 阅读全文
posted @ 2022-02-10 21:01 艾诺洛格_泡尔斯伊 阅读(172) 评论(0) 推荐(0)
摘要: 阅读全文
posted @ 2022-02-10 21:01 艾诺洛格_泡尔斯伊 阅读(25) 评论(0) 推荐(0)
摘要: https://www.cnblogs.com/alifpga/p/7994846.html 阅读全文
posted @ 2022-02-10 21:01 艾诺洛格_泡尔斯伊 阅读(28) 评论(0) 推荐(0)
摘要: 参见这篇文章:https://www.cnblogs.com/alifpga/p/7940445.html 阅读全文
posted @ 2022-02-10 21:01 艾诺洛格_泡尔斯伊 阅读(201) 评论(0) 推荐(0)
摘要: 例如AD转换芯片: 输入要求全差分,且单独按原供电。 对于一个单端信号,如下图的情形所示: 这个信号送入AD芯片输入端之前需要处理一下,首先的需求是单端转差分,因为这个信号是单端信号 可选则一款差分运放,解决这个问题 阅读全文
posted @ 2022-02-10 21:01 艾诺洛格_泡尔斯伊 阅读(506) 评论(0) 推荐(0)
上一页 1 2 3 4 5 6 7 8 9 10 ··· 23 下一页