上一页 1 ··· 20 21 22 23 24 25 26 27 28 ··· 30 下一页

2012年1月10日

Modelsim存波形文件

摘要: $dumpfile:存波形文件;$dumpvars:指示开始存所有信号的波形eg: initial begin $dumpfile(“counter.vcd”); $dumpvars; end 阅读全文

posted @ 2012-01-10 12:14 freshair_cn 阅读(647) 评论(0) 推荐(0) 编辑

DDR读写简介及相关

摘要: DDR总线的体系结构如下: 其中DQS是源同步时钟,在接收端使用DQS来读出相应的数据DQ,上升沿和下降沿都有效。DDR1总线,DQS是单端信号,而DDR2&3, DQS则是差分信号。DQS和DQ都是三态信号,在PCB走线上双向传输。CK是地址/命令时钟,是单向信号。DDR总线读写时序如下: 读操作时,DQS信号的边沿在时序上与DQ的信号边沿处对齐;写操作时,DQS信号的边沿在时序上与DQ信号的中心处对齐。所以在做DDR控制器时,要把DQS时钟做90度的相移。上图中,Addr/Cmd Bus意思是地址/命令总线,都是时钟的上升沿有效,其中命令由:/CS(片选),/RAS, /CAS,/ 阅读全文

posted @ 2012-01-10 11:41 freshair_cn 阅读(10602) 评论(0) 推荐(0) 编辑

2012年1月6日

Picture Aspect Ratio和Pixel Aspect Ratio

摘要: 1、Picture Aspect Ratio:图像物理尺寸的Width与Height的比例,常见为4:3或16:9; Pixel Aspect Ratio:像素点的W:H。在电脑图像中,像素点Pixel是方形的,但视频图像的像素点是矩形的。2、一些推论 BT.601的视频,用13.5MHz的时钟采样,每行720个采样点。 对于NTSC(525-line),像素比为10:11; 对于PAL(625-line),像素比为59:54。 因此, An image with a standard display aspect ratio of 4:3 (i.e. TV) with 480 lines ( 阅读全文

posted @ 2012-01-06 17:03 freshair_cn 阅读(1428) 评论(0) 推荐(0) 编辑

2011年12月12日

【转】FPGA高级设计之时序分析和收敛

摘要: 注:对部分地方稍微做了改进何谓静态时序分析(Static Timing Analysis,简称STA)? 它可以简单的定义为:设计者提出一些特定的时序要求(或者说是添加特定的时序约束),套用特定的时序模型,针对特定的电路进行分析。分析的最终结果当然是要求系统时序满足设计者提出的要求。 下面举一个最简单的例子来说明时序分析的基本概念。假设信号需要从输入到输出在FPGA内部经过一些逻辑延时和路径延时。我们的系统要求这个信号在FPGA内部的延时不能超过15ns,而开发工具在执行过程中找到了如图4.1所示的一些可能的布局布线方式。那么,怎样的布局布线能够达到我们的要求呢?仔细分析一番,发现所有路径的. 阅读全文

posted @ 2011-12-12 13:38 freshair_cn 阅读(459) 评论(0) 推荐(1) 编辑

2011年12月9日

Modelsim仿真时用Hex格式显示数据的方法

摘要: 两种方法: 1. 在加入波形时使用命令 add wave -hex signal_name; 2. 修改modelsim.ini,找到 ; Default radix for all windows and commands. ; Set to symbolic, ascii, binary, octal, decimal, hex, unsigned DefaultRadix = symbolic 将symbolic改为hex。 注:如果是已存在工程,则需在工程文件(.mpf)文件中修改。 阅读全文

posted @ 2011-12-09 18:49 freshair_cn 阅读(801) 评论(0) 推荐(0) 编辑

2011年12月8日

Modelsim仿真时的Debug命令:$display和$monitor

摘要: 1、$display 执行到该命令时打印一条信息。常见的几种使用方式: (1)与$time一起使用,打印当前仿真时间。 如:$display($time); (2)打印当前某变量值。输出格式,binary用%b,hex用%h,decimal用%d。 如:$display("<counter = %d – counter value>", cnt); (3)当然,亦可两者混着用。2、$monitor 实时监测一个或多个变量,若其中至少一个变量的值有变化,即执行该命令。不允许多个$monitor同时运行。 例如:$monitor($time, " a=%b 阅读全文

posted @ 2011-12-08 17:45 freshair_cn 阅读(1390) 评论(0) 推荐(1) 编辑

【转】为什么有的LDO的输出输入必须用陶瓷电容 ,而有的却规定必须用钽电容?

摘要: 原因大致如下: 1、稳压器的稳定性取决于回路增益和回路相移,LDO也不例外。 2、通常所有的LDO都会要求其输出电容的ESR值在某一特定范围内,以保证输出的稳定性。 LDO制造商会提供一系列由输出电容ESR和负载电流组成的定义稳定范围的曲线,作为选择电容时的参考。这些推荐值可以从相关的Datasheet上看到。 3、输出电容是用来补偿LDO稳压器的相位裕度,不合适的ESR会引起回路振荡。基本上所有的LDO应用中引起的振荡都是由于输出电容的ESR过高或过低。 4、LDO的输出电容,一般地,钽电容是最好的选择。另一点非常重要,优质电容的ESR在-40℃到+125℃温度范围内的变化... 阅读全文

posted @ 2011-12-08 10:51 freshair_cn 阅读(6359) 评论(0) 推荐(0) 编辑

2011年12月7日

Modelsim报错(一)

摘要: Instantiation of 'dffeas' failed. The design unit was not found.编译altera_primitives.v。后记:altera_primitives是用户自定义原语(UDP)时才用到的库,为何用在这里,原因未明。 阅读全文

posted @ 2011-12-07 17:25 freshair_cn 阅读(474) 评论(0) 推荐(0) 编辑

Modelsim6.5g SE

摘要: 下载:官网ftp:ftp://mtidl:g0hOe@ftp.model.com/SE/6.5g 可以用迅雷下破解补丁:可以到http://www.elecfans.com/soft/3/2010/2010020967289.html上面下载,需简单注册,不用积分安装:有2点需要注意:1、安装到最后一步时,选择HW Keys;2、设环境变量新建库时,要退出当前Project;否则Compile项不可操作。 阅读全文

posted @ 2011-12-07 11:18 freshair_cn 阅读(277) 评论(0) 推荐(0) 编辑

2011年11月29日

PP片的各种型号及厚度

摘要: 用于多层板压合的半固化片(PP片)的各种型号及厚度--资料来自网上 阅读全文

posted @ 2011-11-29 18:41 freshair_cn 阅读(2102) 评论(0) 推荐(0) 编辑

上一页 1 ··· 20 21 22 23 24 25 26 27 28 ··· 30 下一页

导航